JAJSJF0D March   2016  – August 2020 TPD3S716-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings—AEC Specification
    3. 6.3 ESD Ratings—IEC Specification
    4. 6.4 ESD Ratings—ISO Specification
    5. 6.5 Recommended Operating Conditions
    6. 6.6 Thermal Information
    7. 6.7 Electrical Characteristics
    8. 6.8 Timing Characteristics
    9. 6.9 Typical Characteristics
  7. Parameter Measurement Information
    1.     18
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1  AEC-Q100 Qualified
      2. 8.3.2  Short-to-Battery and Short-to-Ground Protection on VBUS_CON
      3. 8.3.3  Short-to-Battery and Short-to-VBUS Protection on VD+, VD–
      4. 8.3.4  ESD Protection on VBUS_CON, VD+, VD–
      5. 8.3.5  Low RON nFET VBUS Switch
      6. 8.3.6  High Speed Data Switches
      7. 8.3.7  Adjustable Hiccup Current Limit up to 2.4-A
      8. 8.3.8  Fast Over-Voltage Response Time
      9. 8.3.9  Independent VBUS and Data Enable Pins for Configuring both Host and Client/OTG Mode
      10. 8.3.10 Fault Output Signal
      11. 8.3.11 Thermal Shutdown Feature
      12. 8.3.12 16-Pin SSOP Package
      13. 8.3.13 Reverse Current Detection
    4. 8.4 Device Functional Modes
      1. 8.4.1 Normal Operation
      2. 8.4.2 Overvoltage Condition
      3. 8.4.3 Overcurrent Condition
      4. 8.4.4 Short-Circuit Condition
      5. 8.4.5 Device Logic Table
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Short-to-Battery Tolerance
        2. 9.2.2.2 Maximum Current on VBUS
        3. 9.2.2.3 Power Dissipation and Junction Temperature
        4. 9.2.2.4 USB Data Rate
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
    1. 10.1 VBUS Path
    2. 10.2 VIN Pin
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
    3. 11.3 Layout Optimized for Thermal Performance
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 Support Resources
    3. 12.3 Trademarks
    4. 12.4 静電気放電に関する注意事項
    5. 12.5 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • AEC-Q100 認定済み (グレード 1)
    • 動作温度範囲:–40℃~+125℃
  • 機能安全対応
    • 機能安全システムの設計に役立つ資料を利用可能
  • VBUS_CON のバッテリ短絡保護 (最高18V) とグランド短絡保護
  • VD+、VD– のバッテリ短絡保護 (最高18V) と VBUS 短絡保護
  • VBUS_CON
    VD+、VD– の IEC 61000-4-2 ESD 保護
    • 接触放電 ±8kV
    • エアギャップ放電 ±15kV
  • VBUS_CON、VD+、VD– の ISO 10605 (330pF、330Ω) ESD 保護
    • 接触放電 ±8kV
    • エアギャップ放電 ±15kV
  • 低 RON nFET VBUS スイッチ (標準値 63mΩ)
  • 高速データ・スイッチ (1GHz、–3dB 帯域幅)
  • 調整可能なヒカップ電流制限機能、最大 2.4A
  • 高速な過電圧応答時間
    • VBUS スイッチ:2µs (標準値)
    • データ・スイッチ:200ns (標準値)
  • 独立の VBUS およびデータ・イネーブル・ピンにより、ホストとクライアント / OTG モードを設定可能
  • フォルト出力信号
  • サーマル・シャットダウン機能
  • 16 ピン SSOP パッケージでのフロースルー・レイアウト
    (4.9mm x 3.9mm)