JAJSDX5 September   2017 ADS8598H

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics
    6. 6.6  Timing Requirements: CONVST Control
    7. 6.7  Timing Requirements: Data Read Operation
    8. 6.8  Timing Requirements: Parallel Data Read Operation, CS and RD Tied Together
    9. 6.9  Timing Requirements: Parallel Data Read Operation, CS and RD Separate
    10. 6.10 Timing Requirements: Serial Data Read Operation
    11. 6.11 Timing Requirements: Byte Mode Data Read Operation
    12. 6.12 Timing Requirements: Oversampling Mode
    13. 6.13 Timing Requirements: Exit Standby Mode
    14. 6.14 Timing Requirements: Exit Shutdown Mode
    15. 6.15 Switching Characteristics: CONVST Control
    16. 6.16 Switching Characteristics: Parallel Data Read Operation, CS and RD Tied Together
    17. 6.17 Switching Characteristics: Parallel Data Read Operation, CS and RD Separate
    18. 6.18 Switching Characteristics: Serial Data Read Operation
    19. 6.19 Switching Characteristics: Byte Mode Data Read Operation
    20. 6.20 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Analog Inputs
      2. 7.3.2  Analog Input Impedance
      3. 7.3.3  Input Clamp Protection Circuit
      4. 7.3.4  Programmable Gain Amplifier (PGA)
      5. 7.3.5  Third-Order, Low-Pass Filter (LPF)
      6. 7.3.6  ADC Driver
      7. 7.3.7  Digital Filter and Noise
      8. 7.3.8  Reference
        1. 7.3.8.1 Internal Reference
        2. 7.3.8.2 External Reference
        3. 7.3.8.3 Supplying One VREF to Multiple Devices
      9. 7.3.9  ADC Transfer Function
      10. 7.3.10 ADS8598H Device Family Comparison
    4. 7.4 Device Functional Modes
      1. 7.4.1 Device Interface: Pin Description
        1. 7.4.1.1  REFSEL (Input)
        2. 7.4.1.2  RANGE (Input)
        3. 7.4.1.3  STBY (Input)
        4. 7.4.1.4  PAR/SER/BYTE SEL (Input)
        5. 7.4.1.5  CONVSTA, CONVSTB (Input)
        6. 7.4.1.6  RESET (Input)
        7. 7.4.1.7  RD/SCLK (Input)
        8. 7.4.1.8  CS (Input)
        9. 7.4.1.9  OS[2:0]
        10. 7.4.1.10 BUSY (Output)
        11. 7.4.1.11 FRSTDATA (Output)
        12. 7.4.1.12 DB15/BYTE SEL
        13. 7.4.1.13 DB14/HBEN
        14. 7.4.1.14 DB[13:9]
        15. 7.4.1.15 DB8/DOUTB
        16. 7.4.1.16 DB7/DOUTA
        17. 7.4.1.17 DB[6:0]
      2. 7.4.2 Device Modes of Operation
        1. 7.4.2.1 Power-Down Modes
          1. 7.4.2.1.1 Standby Mode
          2. 7.4.2.1.2 Shutdown Mode
        2. 7.4.2.2 Conversion Control
          1. 7.4.2.2.1 Simultaneous Sampling on All Input Channels
          2. 7.4.2.2.2 Simultaneous Sampling Two Sets of Input Channels
        3. 7.4.2.3 Data Read Operation
          1. 7.4.2.3.1 Parallel Data Read
          2. 7.4.2.3.2 Parallel Byte Data Read
          3. 7.4.2.3.3 Serial Data Read
          4. 7.4.2.3.4 Data Read During Conversion
        4. 7.4.2.4 Oversampling Mode of Operation
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Applications
      1. 8.2.1 8-Channel, Data Acquisition System (DAQ) for Power Automation
        1. 8.2.1.1 Design Requirements
        2. 8.2.1.2 Detailed Design Procedure
        3. 8.2.1.3 Application Curve
      2. 8.2.2 Extending the Analog Input Voltage Range
        1. 8.2.2.1 Design Requirements
        2. 8.2.2.2 Detailed Design Procedure
          1. 8.2.2.2.1 Performance Results
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 コミュニティ・リソース
    4. 11.4 商標
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • アナログ・フロントエンド内蔵の18ビットADC
  • 8チャネルの同時サンプリング
  • ピンでプログラム可能なバイポーラ入力: ±10Vおよび±5V
  • 高い入力インピーダンス: 1MΩ
  • 5Vアナログ電源: 2.3V~5VのI/O電源
  • 9kV ESDの過電圧入力クランプ
  • 低ドリフト係数のオンチップ基準電圧(2.5V)およびバッファ
  • 優れた性能
    • すべてのチャネルで500kSPSの最大スループット
    • DNL: ±0.5 LSB (標準値)、INL: ±2.0 LSB (標準値)
    • SNR: 94dB (標準値)、THD: -109dB (標準値)
  • 温度性能
    • 最大オフセット・ドリフト: 3ppm/℃
    • ゲイン・ドリフト: 6ppm/℃
  • オンチップのデジタル・フィルタによるオーバーサンプリング
  • 柔軟なパラレル、バイト、シリアル・インターフェイス
  • 温度範囲: -40°C~+125°C
  • パッケージ: LQFP-64

アプリケーション

  • 電力網の監視および制御
  • 保護リレー
  • マルチフェーズ・モータ制御
  • 産業用自動化および制御
  • マルチチャネル・データ収集システム

概要

ADS8598Hデバイスは8チャネルの統合データ収集(DAQ)システムで、18ビットの逐次比較型(SAR)アナログ/デジタル・コンバータ(ADC)を基礎としています。すべての入力チャネルが同時にサンプリングされ、チャネルごとに最大500kSPSのスループットを実現しています。このデバイスには、チャネルごとに完全なアナログ・フロントエンド(AFE)が搭載されており、高い入力インピーダンス(1MΩ)を持つプログラム可能なゲイン・アンプ(PGA)、入力クランプ、ローパス・フィルタ、ADC入力ドライバが内蔵されています。デバイスには、低ドリフト係数の高精度基準電圧も内蔵され、ADCを駆動するためのバッファも搭載されています。柔軟なデジタル・インターフェイスはシリアル、パラレル、およびパラレル・バイト通信をサポートするため、デバイスを各種のホスト・コントローラとともに使用できます。

ADS8598Hは、単一の5V電源を使用して、±10Vまたは±5Vの真のバイポーラ入力を受け付けるように構成できます。入力インピーダンスが高いため、センサや変圧器と直接接続でき、外付けのドライバ回路が必要ありません。高い性能と精度に加え、レイテンシなしで変換が行われるため、ADS8598Hは多くの産業オートメーションおよび制御アプリケーションに優れた選択肢です。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
ADS8598H LQFP (64) 10.00mm×10.00mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

ブロック概略図

ADS8598H fpd_ads8598S_BAS829.gif