JAJSCW6 December   2016 ISO5852S-EP

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. 概要(続き)
  6. Pin Configuration and Function
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Power Ratings
    6. 7.6  Insulation Specifications
    7. 7.7  Safety Limiting Values
    8. 7.8  Safety-Related Certifications
    9. 7.9  Electrical Characteristics
    10. 7.10 Switching Characteristics
    11. 7.11 Insulation Characteristics Curves
    12. 7.12 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Supply and Active Miller clamp
      2. 9.3.2 Active Output Pulldown
      3. 9.3.3 Undervoltage Lockout (UVLO) With Ready (RDY) Pin Indication Output
      4. 9.3.4 Soft Turnoff, Fault (FLT) and Reset (RST)
      5. 9.3.5 Short Circuit Clamp
    4. 9.4 Device Functional Modes
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Applications
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1  Recommended ISO5852S-EP Application Circuit
        2. 10.2.2.2  FLT and RDY Pin Circuitry
        3. 10.2.2.3  Driving the Control Inputs
        4. 10.2.2.4  Local Shutdown and Reset
        5. 10.2.2.5  Global-Shutdown and Reset
        6. 10.2.2.6  Auto-Reset
        7. 10.2.2.7  DESAT Pin Protection
        8. 10.2.2.8  DESAT Diode and DESAT Threshold
        9. 10.2.2.9  Determining the Maximum Available, Dynamic Output Power, POD-max
        10. 10.2.2.10 Example
        11. 10.2.2.11 Higher Output Current Using an External Current Buffer
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 PCB Material
    3. 12.3 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 ドキュメントのサポート
      1. 13.1.1 関連資料
    2. 13.2 ドキュメントの更新通知を受け取る方法
    3. 13.3 コミュニティ・リソース
    4. 13.4 商標
    5. 13.5 静電気放電に関する注意事項
    6. 13.6 用語集
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • VCM = 1500Vでの最小同相過渡耐性(CMTI): 100kV/μs
  • 分割出力により2.5Aのピーク・ソースおよび
    5Aのピーク・シンク電流を供給
  • 短い伝搬遅延: 76ns (標準値)、
    110ns (最大値)
  • 2Aのアクティブ・ミラー・クランプ
  • 出力短絡クランプ
  • 短絡時のソフト電源オフ(STO)機能
  • 不飽和化検出時のフォルト・アラームはFLTにより通知され、RSTによりリセット
  • 入出力低電圧誤動作防止(UVLO): レディ(RDY)ピンによる標示付き
  • 低電源またはフローティング入力時の、アクティブ出力プルダウンおよびデフォルトLOW出力
  • 入力電源電圧: 2.25V~5.5V
  • 出力ドライバ供給電圧: 15V~30V
  • CMOS互換の入力
  • 20ns未満の入力パルスと過渡ノイズを除去
  • 動作時周囲温度: -55℃~+125℃
  • サージ耐性: 12800VPK (IEC 61000-4-5準拠)
  • 安全関連の認定:
    • 8000VPK VIOTMおよび2121VPK VIORMの、DIN V VDE V 0884-10 (VDE V 0884-10):2006-12準拠の強化絶縁
    • UL1577準拠で5700VRMSにおいて1分間の絶縁
    • CSA Component Acceptance Notice 5A、IEC 60950-1、IEC60601-1、およびIEC 61010-1最終機器標準
    • GB4943.1-2011準拠のCQC認定
    • UL、VDE、CQC、TUV準拠の認定は完了、CSAは計画中

アプリケーション

  • 次のような用途の絶縁IGBTおよびMOSFETドライブ
    • 産業用モータ制御ドライブ
    • 産業用電源
    • 太陽光インバータ
    • HEVおよびEV電源モジュール
    • 誘導加熱

概要

ISO5852S-EPデバイスは、IGBTおよびMOSFET用の5.7kVRMS強化絶縁ゲート・ドライバで、分割出力のOUTHとOUTLがあり、2.5Aのソース電流と5Aのシンク電流を供給できます。入力側は、単一の2.25V~5.5V電源で動作します。出力側は、最低15V、最高30Vの電源を供給できます。2つの相補CMOS入力により、ゲート・ドライバの出力状態が制御されます。伝搬時間が76nsと短いため、出力ステージを正確に制御できます。

内部不飽和化(DESAT)フォルト検出により、IGBTが過電流状況にあることが認識されます。DESATが検出されると、ミュート・ロジックによりアイソレータの出力がただちにブロックされ、ソフト電源オフ手順が開始されて、OUTHピンがディセーブルされ、OUTLピンが2μsの間LOWになります。OUTLピンが、負の方向に最も大きい供給電圧であるVEE2との比較で2Vに達すると、ゲート・ドライバ出力がVEE2の電位に強制的に設定され、IGBTはただちにオフになります。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
ISO5852S-EP SOIC (16) 10.30mm×7.50mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

機能ブロック図

ISO5852S-EP FBD_SLLSEQ0.gif

改訂履歴

日付 改訂内容
2016年12月 * 初版