JAJSH23D March   2019  – September 2021 MSP430FR2672 , MSP430FR2673 , MSP430FR2675 , MSP430FR2676

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 機能ブロック図
  5. Revision History
  6. Device Comparison
    1. 6.1 Related Products
  7. Terminal Configuration and Functions
    1. 7.1 Pin Diagrams
    2. 7.2 Pin Attributes
    3. 7.3 Signal Descriptions
    4. 7.4 Pin Multiplexing
    5. 7.5 Buffer Types
    6. 7.6 Connection of Unused Pins
  8. Specifications
    1. 8.1  Absolute Maximum Ratings
    2. 8.2  ESD Ratings
    3. 8.3  Recommended Operating Conditions
    4. 8.4  Active Mode Supply Current Into VCC Excluding External Current
    5. 8.5  Active Mode Supply Current Per MHz
    6. 8.6  Low-Power Mode LPM0 Supply Currents Into VCC Excluding External Current
    7. 8.7  Low-Power Mode (LPM3, LPM4) Supply Currents (Into VCC) Excluding External Current
    8. 8.8  Low-Power Mode LPMx.5 Supply Currents (Into VCC) Excluding External Current
    9. 8.9  Typical Characteristics – Low-Power Mode Supply Currents
    10. 8.10 Current Consumption Per Module
    11. 8.11 Thermal Resistance Characteristics
    12. 8.12 Timing and Switching Characteristics
      1. 8.12.1  Power Supply Sequencing
        1. 8.12.1.1 PMM, SVS and BOR
      2. 8.12.2  Reset Timing
        1. 8.12.2.1 Wake-up Times From Low-Power Modes and Reset
      3. 8.12.3  Clock Specifications
        1. 8.12.3.1 XT1 Crystal Oscillator (Low Frequency)
        2. 8.12.3.2 DCO FLL, Frequency
        3. 8.12.3.3 DCO Frequency
        4. 8.12.3.4 REFO
        5. 8.12.3.5 Internal Very-Low-Power Low-Frequency Oscillator (VLO)
        6. 8.12.3.6 Module Oscillator (MODOSC)
      4. 8.12.4  Digital I/Os
        1. 8.12.4.1 Digital Inputs
        2. 8.12.4.2 Digital Outputs
        3. 8.12.4.3 Typical Characteristics – Outputs at 3 V and 2 V
      5. 8.12.5  Internal Shared Reference
        1. 8.12.5.1 Internal Reference Characteristics
      6. 8.12.6  Timer_A and Timer_B
        1. 8.12.6.1 Timer_A
        2. 8.12.6.2 Timer_B
      7. 8.12.7  eUSCI
        1. 8.12.7.1 eUSCI (UART Mode) Clock Frequency
        2. 8.12.7.2 eUSCI (UART Mode) Timing Characteristics
        3. 8.12.7.3 eUSCI (SPI Master Mode) Clock Frequency
        4. 8.12.7.4 eUSCI (SPI Master Mode)
        5. 8.12.7.5 eUSCI (SPI Slave Mode)
        6. 8.12.7.6 eUSCI (I2C Mode)
      8. 8.12.8  ADC
        1. 8.12.8.1 ADC, Power Supply and Input Range Conditions
        2. 8.12.8.2 ADC, Timing Parameters
        3. 8.12.8.3 ADC, Linearity Parameters
      9. 8.12.9  Enhanced Comparator (eCOMP)
        1. 8.12.9.1 eCOMP0 Characteristics
      10. 8.12.10 CapTIvate
        1. 8.12.10.1 CapTIvate Electrical Characteristics
        2. 8.12.10.2 CapTIvate Signal-to-Noise Ratio Characteristics
      11. 8.12.11 FRAM
        1. 8.12.11.1 FRAM Characteristics
      12. 8.12.12 Debug and Emulation
        1. 8.12.12.1 JTAG, 4-Wire and Spy-Bi-Wire Interface
  9. Detailed Description
    1. 9.1  Overview
    2. 9.2  CPU
    3. 9.3  Operating Modes
    4. 9.4  Interrupt Vector Addresses
    5. 9.5  Bootloader (BSL)
    6. 9.6  JTAG Standard Interface
    7. 9.7  Spy-Bi-Wire Interface (SBW)
    8. 9.8  FRAM
    9. 9.9  Memory Protection
    10. 9.10 Peripherals
      1. 9.10.1  Power-Management Module (PMM)
      2. 9.10.2  Clock System (CS) and Clock Distribution
      3. 9.10.3  General-Purpose Input/Output Port (I/O)
      4. 9.10.4  Watchdog Timer (WDT)
      5. 9.10.5  System (SYS) Module
      6. 9.10.6  Cyclic Redundancy Check (CRC)
      7. 9.10.7  Enhanced Universal Serial Communication Interface (eUSCI_A0, eUSCI_B0)
      8. 9.10.8  Timers (TA0, TA1, TA2, TA3 and TB0)
      9. 9.10.9  Hardware Multiplier (MPY)
      10. 9.10.10 Backup Memory (BAKMEM)
      11. 9.10.11 Real-Time Clock (RTC)
      12. 9.10.12 12-Bit Analog-to-Digital Converter (ADC)
      13. 9.10.13 eCOMP0
      14. 9.10.14 CapTIvate Technology
      15. 9.10.15 Embedded Emulation Module (EEM)
    11. 9.11 Input/Output Diagrams
      1. 9.11.1 Port P1 (P1.0 to P1.7) Input/Output With Schmitt Trigger
      2. 9.11.2 Port P2 (P2.0 to P2.7) Input/Output With Schmitt Trigger
      3. 9.11.3 Port P3 (P3.0 to P3.7) Input/Output With Schmitt Trigger
      4. 9.11.4 Port P4 (P4.0 to P4.7) Input/Output With Schmitt Trigger
      5. 9.11.5 Port P5 (P5.0 to P5.7) Input/Output With Schmitt Trigger
      6. 9.11.6 Port P6 (P6.0 to P6.2) Input/Output With Schmitt Trigger
    12. 9.12 Device Descriptors
    13. 9.13 Memory
      1. 9.13.1 Memory Organization
      2. 9.13.2 Peripheral File Map
    14. 9.14 Identification
      1. 9.14.1 Revision Identification
      2. 9.14.2 Device Identification
      3. 9.14.3 JTAG Identification
  10. 10Applications, Implementation, and Layout
    1. 10.1 Device Connection and Layout Fundamentals
      1. 10.1.1 Power Supply Decoupling and Bulk Capacitors
      2. 10.1.2 External Oscillator
      3. 10.1.3 JTAG
      4. 10.1.4 Reset
      5. 10.1.5 Unused Pins
      6. 10.1.6 General Layout Recommendations
      7. 10.1.7 Do's and Don'ts
    2. 10.2 Peripheral- and Interface-Specific Design Information
      1. 10.2.1 ADC Peripheral
        1. 10.2.1.1 Partial Schematic
        2. 10.2.1.2 Design Requirements
        3. 10.2.1.3 Layout Guidelines
      2. 10.2.2 CapTIvate Peripheral
        1. 10.2.2.1 Device Connection and Layout Fundamentals
        2. 10.2.2.2 125
        3. 10.2.2.3 Measurements
          1. 10.2.2.3.1 SNR
          2. 10.2.2.3.2 Sensitivity
          3. 10.2.2.3.3 Power
    3. 10.3 CapTIvate Technology Evaluation
  11. 11Device and Documentation Support
    1. 11.1 Getting Started and Next Steps
    2. 11.2 Device Nomenclature
    3. 11.3 Tools and Software
    4. 11.4 Documentation Support
    5. 11.5 サポート・リソース
    6. 11.6 Trademarks
    7. 11.7 Electrostatic Discharge Caution
    8. 11.8 Export Control Notice
    9. 11.9 Glossary
  12. 12Mechanical, Packaging, and Orderable Information

特長

  • CapTIvate™ テクノロジー – 容量性タッチ
    • 性能
      • 4 つの同時スキャンによる高速な電極スキャン
      • 最大 1024 ポイントの高分解能スライダをサポート
      • 近接センシング
    • 信頼性
      • 電源ライン、RF、その他環境ノイズへの耐性の強化
      • スペクトラム拡散、自動チューニング、ノイズ・フィルタリング、デバウンシング・アルゴリズムを内蔵
      • 10V RMS の同相ノイズ、4kV の電気的高速過渡、15kV の静電放電により、IEC-61000-4-6、IEC-61000-4-4、IEC-61000-4-2 に準拠した信頼性の高いタッチ・ソリューションを実現
      • RF 放射の低減により電気的設計が簡素化
      • 金属タッチおよび耐水性設計をサポート
    • 柔軟性
    • 低消費電力
      • ボタンあたり消費電流 0.9µA 未満のウェイク・オン・タッチ・モードでは、CPU がスリープ状態でもハードウェア・ステート・マシンにより容量測定とタッチ検出を実行
      • ウェイク・オン・タッチのステート・マシンにより、CPU がスリープ状態でも電極スキャンが可能
      • 環境補償、フィルタリング、スレッショルド検出のハードウェア・アクセラレーション
    • 使いやすさ
      • CapTIvate Design Center の PC GUI により、エンジニアはコードを作成せず、リアルタイムで容量性ボタンを設計し、チューニング可能
      • ROM の CapTIvate ソフトウェア・ライブラリにより、顧客アプリケーションに豊富な FRAM を使用可能
  • 組み込みマイクロコントローラ
    • 16 ビットの RISC アーキテクチャ
    • 最高 16MHz のクロック周波数をサポート
    • 3.6V~1.8V の広い電源電圧範囲 (最小電源電圧は SVS レベルにより制限されます。SVS の仕様を参照)
  • 最適化された超低消費電力モード
    • アクティブ・モード:135µA/MHz (標準値)
    • スタンバイ: 5µA 未満 (4 つのセンサによるウェイク・オン・タッチ)
    • シャットダウン (LPM4.5):37nA (SVS なし)
  • 低消費電力の強誘電体 RAM (FRAM)
    • 最大 64KB の不揮発性メモリ
    • エラー訂正コード (ECC) 搭載
    • 書き込み保護を設定可能
    • プログラム、定数、ストレージの統合メモリ
    • 書き込みサイクルの耐久性:1015
    • 放射線耐性、非磁性
  • インテリジェントなデジタル・ペリフェラル
    • 3 つのキャプチャ / 比較レジスタを搭載した 16 ビット・タイマ (Timer_A3) × 4
    • 7 つのキャプチャ / 比較レジスタを搭載した 16 ビット・タイマ (Timer_B7) × 1
    • CapTIvate テクノロジーに関連付けられた 16 ビット・タイマ × 1
    • 16 ビット・カウンタ専用 RTC × 1
    • 16 ビットの巡回冗長性検査 (CRC)
  • ピンのリマップ機能をサポートした拡張シリアル通信
    • 2 つの eUSCI_A が UART、IrDA、SPI をサポート
    • 2 つの eUSCI_B が SPI および I2C をサポート
  • 高性能アナログ
    • 最大 12 のチャネルを持つ 12 ビット・アナログ / デジタル・コンバータ (ADC) × 1
      • 内部共有基準電圧 (1.5、2.0、2.5V)
      • サンプル・アンド・ホールド 200ksps
    • 拡張コンパレータ (eCOMP) × 1
      • 基準電圧として 6 ビット DAC を搭載
      • ヒステリシスをプログラム可能
      • 高消費電力モードと低消費電力モードを構成可能
  • クロック・システム (CS)
    • オンチップの 32kHz RC 発振器 (REFO)、1µA をサポート
    • オンチップの 16MHz デジタル制御発振器 (DCO)、周波数ロック・ループ (FLL) 付き
      • オンチップの基準電圧は室温で ±1% 精度
    • オンチップの超低周波数 10kHz 発振器 (VLO)
    • オンチップの高周波数変調発振器 (MODOSC)
    • 外付けの 32kHz 水晶発振器 (LFXT)
    • 1~128 にプログラム可能な MCLK プリスケーラ
    • 1、2、4、8 にプログラム可能なプリスケーラを使って MCLK から SMCLK を生成
  • 汎用入出力およびピン機能
    • LQFP-48 パッケージで 43 の I/O を搭載
    • すべての GPIO の 43 の割り込みピンで MCU を低消費電力モードからウェイクアップ可能
  • 開発ツールとソフトウェア
    • 開発ツール
    • 使いやすいエコシステム
      • CapTIvate Design Center – コード生成、カスタマイズ可能な GUI、リアルタイム・チューニング
  • 16KB ROM ライブラリに CapTIvate タッチ・ライブラリとドライバ・ライブラリを内蔵
  • ファミリ製品 (「デバイスの比較」も参照)
    • MSP430FR2676:64KB のプログラム FRAM、512 バイトの情報 FRAM、8KB の RAM
      最大 16 の自己容量式または 64 の相互容量式センサをサポート
    • MSP430FR2675:32KB のプログラム FRAM、512 バイトの情報 FRAM、6KB の RAM
      最大 16 の自己容量式または 64 の相互容量式センサをサポート
    • MSP430FR2673:16KB のプログラム FRAM、512 バイトの情報 FRAM、4KB の RAM
      最大 16 の自己容量式または 64 の相互容量式センサをサポート
    • MSP430FR2672:8KB のプログラム FRAM、512 バイトの情報 FRAM、2KB の RAM
      最大 16 の自己容量式または 24 の相互容量式センサをサポート
  • パッケージ・オプション
    • 48 ピン:LQFP (PT)
    • 40 ピン:VQFN (RHA)
    • 32 ピン:VQFN (RHB)