JAJSHL7F October   2011  – June 2019 LMR24220

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      代表的なアプリケーション
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Descriptions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 Recommended Operating Ratings
    3. 6.3 Electrical Characteristics
    4. 6.4 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  CoT Control Circuit Overview
      2. 7.3.2  Start-up Regulator (VCC)
      3. 7.3.3  Regulation Comparator
      4. 7.3.4  Zero Coil Current Detect
      5. 7.3.5  Overvoltage Comparator
      6. 7.3.6  On-Time Timer, Shutdown
      7. 7.3.7  Current Limit
      8. 7.3.8  N-Channel MOSFET and Driver
      9. 7.3.9  Soft Start
      10. 7.3.10 Thermal Protection
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Detailed Design Procedure
        1. 8.2.1.1 Custom Design With WEBENCH® Tools
        2. 8.2.1.2 External Components
      2. 8.2.2 Application Curve
  9. Layout
    1. 9.1 Layout Guidelines
    2. 9.2 Package Considerations
    3. 9.3 Thermal Derating
  10. 10デバイスおよびドキュメントのサポート
    1. 10.1 デバイス・サポート
      1. 10.1.1 開発サポート
        1. 10.1.1.1 WEBENCH®ツールによるカスタム設計
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 コミュニティ・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 Glossary
  11. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 入力電圧範囲:4.5V~42V
  • 出力電圧範囲:0.8V~24V
  • 出力電流:最大 2A
  • 内蔵された RDS(ON) の小さい同期整流 MOSFET により高効率を実現
  • スイッチング周波数:最高 1MHz
  • 低いシャットダウン IQ:25µA (標準値)
  • プログラム可能なソフト・スタート
  • ループ補償が不要
  • COT と ERM を組み合わせたアーキテクチャ
  • ソリューション全体の小型化によりシステム・コストを削減
  • 内蔵の同期整流 MOSFET により低い出力電圧でも高効率を実現
  • COT と ERM を組み合わせたアーキテクチャ
  • 低 ESR コンデンサで安定
  • 28 バンプ DSBGA パッケージ (3.676 × 2.48 × 0.60mm 以下)
  • WEBENCH® Power Designer により、LMR24220 を使用するカスタム設計を作成