JAJSCC9A July   2016  – August 2017 TPS548D21

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 40-A FET
      2. 7.3.2 On-Resistance
      3. 7.3.3 Package Size, Efficiency and Thermal Performance
      4. 7.3.4 Soft-Start Operation
      5. 7.3.5 VDD Supply Undervoltage Lockout (UVLO) Protection
      6. 7.3.6 EN_UVLO Pin Functionality
      7. 7.3.7 Fault Protections
        1. 7.3.7.1 Current Limit (ILIM) Functionality
        2. 7.3.7.2 VDD Undervoltage Lockout (UVLO)
        3. 7.3.7.3 Overvoltage Protection (OVP) and Undervoltage Protection (UVP)
        4. 7.3.7.4 Overtemperature Protection
    4. 7.4 Device Functional Modes
      1. 7.4.1 DCAP3 Control Topology
      2. 7.4.2 DCAP Control Topology
    5. 7.5 Programming
      1. 7.5.1 AVSO
      2. 7.5.2 Programmable Pin-Strap Settings
        1. 7.5.2.1 Frequency Selection (FSEL) Pin
        2. 7.5.2.2 VSEL Pin
        3. 7.5.2.3 DCAP3 Control and Mode Selection
        4. 7.5.2.4 Application Workaround to Support 4-ms and 8-ms SS Settings
      3. 7.5.3 Programmable Analog Configurations
        1. 7.5.3.1 RSP/RSN Remote Sensing Functionality
          1. 7.5.3.1.1 Output Differential Remote Sensing Amplifier
        2. 7.5.3.2 Power Good (PGOOD Pin) Functionality
  8. Applications and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Applications
      1. 8.2.1 TPS548D21 1.5-V to 16-V Input, 1-V Output, 40-A Converter
      2. 8.2.2 Design Requirements
      3. 8.2.3 Design Procedure
        1. 8.2.3.1  Custom Design With WEBENCH® Tools
        2. 8.2.3.2  Switching Frequency Selection
        3. 8.2.3.3  Inductor Selection
        4. 8.2.3.4  Output Capacitor Selection
          1. 8.2.3.4.1 Minimum Output Capacitance to Ensure Stability
          2. 8.2.3.4.2 Response to a Load Transient
          3. 8.2.3.4.3 Output Voltage Ripple
        5. 8.2.3.5  Input Capacitor Selection
        6. 8.2.3.6  Bootstrap Capacitor Selection
        7. 8.2.3.7  BP Pin
        8. 8.2.3.8  R-C Snubber and VIN Pin High-Frequency Bypass
        9. 8.2.3.9  Optimize Reference Voltage (VSEL)
        10. 8.2.3.10 MODE Pin Selection
        11. 8.2.3.11 Overcurrent Limit Design.
      4. 8.2.4 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
      1. 10.2.1 Mounting and Thermal Profile Recommendation
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイス・サポート
      1. 11.1.1 デベロッパー・ネットワークの製品に関する免責事項
    2. 11.2 WEBENCH®ツールによるカスタム設計
    3. 11.3 ドキュメントの更新通知を受け取る方法
    4. 11.4 コミュニティ・リソース
    5. 11.5 商標
    6. 11.6 静電気放電に関する注意事項
    7. 11.7 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 変換入力電圧範囲(PVIN): 1.5V~16V
  • 入力バイアス電圧(VDD)範囲: 4.5V~22V
  • 出力電圧範囲: 0.6V~5.5V
  • 2.9mΩおよび1.2mΩのパワーMOSFETを内蔵し、40Aの連続出力電流に対応
  • 基準電圧はVSELピンを使用して0.6V~1.2Vに50mV刻みで設定可能
  • 精度±0.5%の0.9VREF: 接合部温度 -40℃ ~ +125℃
  • 真の差動リモート・センス・アンプ
  • D-CAP3™制御ループ
  • REFIN_TRKピンによるアナログAVS最適化
  • 4つの周波数を設定可能なアダプティブ・オンタイム制御: 425kHz、650kHz、875kHz、1.05MHz
  • RILIMとOCクランプによる、温度補償付きのプログラム可能な電流制限
  • ヒカップまたはラッチオフのOVP/UVPを選択可能
  • 高精度ENヒステリシスによるVDD UVLOの外部からの調整
  • プリバイアス・スタートアップのサポート
  • すべての動作時にFCCMモード
  • フォルト保護およびPGOOD機能を完備
  • WEBENCH® Power Designerにより、TPS548D21を使用するカスタム設計を作成

アプリケーション

  • エンタープライズ・ストレージ、SSD、NAS
  • ワイヤレスおよび有線の通信インフラストラクチャ
  • 産業用PC、オートメーション、ATE、PLC、ビデオ監視
  • エンタープライズ・サーバー、スイッチ、ルータ
  • ASIC、SoC、FPGA、DSPコア、I/Oレール

概要

TPS548D21デバイスは、小型のシングル降圧型コンバータで、アダプティブ・オンタイム、D-CAP3モード制御を使用しています。高精度、高効率、高速な過渡応答、使いやすさ、外付け部品数の少なさ、容積の削減が要求される電源システム用に設計されています。

このデバイスには、完全な差動感知の、ハイサイド・オン抵抗が2.9mΩ、ローサイド・オン抵抗が1.2mΩであるTIの統合FETが搭載されています。また、0.5%、0.9Vの高精度の基準電圧が搭載されており、-40℃~+125℃までの周囲温度に対応しています。競争力の高い特長として、外付け部品数が非常に少ないこと、正確な負荷レギュレーションおよびライン・レギュレーション、FCCMモードでの動作、内部的なソフトスタート制御が挙げられます。

TPS548D21デバイスは、7mm×5mmの40ピンLQFN-CLIP (RVF)パッケージで供給されます(RoHS指令対象外)。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
TPS548D21 LQFN-CLIP (40) 7.00mm×5.00mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

アプリケーション概略図

TPS548D21 simp_app_SLUSCI8.gif