JAJSGF0 October   2018 AFE7444

ADVANCE INFORMATION for pre-production products; subject to change without notice.  

  1. 1特長
  2. 2アプリケーション
  3. 3概要
    1.     機能ブロック図
  4. 4デバイスおよびドキュメントのサポート
    1. 4.1 ドキュメントの更新通知を受け取る方法
    2. 4.2 コミュニティ・リソース
    3. 4.3 商標
    4. 4.4 静電気放電に関する注意事項
    5. 4.5 Glossary
  5. 5メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
  • ABJ|400
発注情報

特長

  • 4つの14ビット、9GSPSのDAC
    • 最高800MHzの信号帯域幅
    • チャネルごとのDSAにより出力電力を調整
  • 4つの14ビット、3GSPSのADC
    • NSD:-152dBFS/Hz
    • fIN = 2.6GHz、-3dBFS時のAC性能
      • SNR: 56dBFS
      • SFDR:70dBc(HD2、HD3)
      • SFDR:75dBc(ワーストのスプリアス)
    • アパーチャ・ジッタ:70fs
    • チャネルごとのDSAによりDNRが拡張
    • RFおよびデジタル電力検出器
  • RF周波数範囲:30MHz~5GHz
  • 高速な周波数ホッピング: 1µs未満
  • 受信デジタル信号パス
    • ADCごとのデュアルDDC
    • DDCごとに3相のコヒーレントな32ビットNCO
    • デシメーション比:3x~32x
  • 送信デジタル信号パス
    • DACごとのデュアルDUC、32ビットNCO付き
    • 補間比率:6x~36x
    • sin(x)/x訂正および構成可能な遅延
    • パワー・アンプの保護
  • JESD204Bインターフェイス
    • 8つの最高15Gbpsのトランシーバ
    • サブクラス1のマルチチップ同期
  • クロック
    • 内部PLL/VCO、バイパス・オプション付き
    • 最高3GHzのクロック出力、クロック分周器付き
  • DAC消費電力:1.8W/ch(9GSPS時)
  • ADC消費電力:1.9W/ch(3GSPS時)
  • パッケージ:17mm×17mm FC BGA、0.8mmピッチ