JAJSGA1A October   2018  – December 2018 DAC43608 , DAC53608

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      ブロック概略図
      2.      プログラマブル・ウィンドウ・コンパレータ
  4. 改訂履歴
  5. デバイス比較表
  6. ピン構成および機能
    1.     端子機能
  7. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD定格
    3. 7.3  推奨動作条件
    4. 7.4  熱特性
    5. 7.5  電気的特性
    6. 7.6  タイミング要件:I2CTM Standard モード
    7. 7.7  タイミング要件:I2CTM Fast モード
    8. 7.8  タイミング要件:I2CTM Fast+ モード
    9. 7.9  タイミング要件:ロジック
    10. 7.10 代表的特性:1.8V
    11. 7.11 代表的特性:5.5V
    12. 7.12 代表的特性
    13. 7.13 代表的特性
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 デジタル / アナログ・コンバータ (DAC) アーキテクチャ
        1. 8.3.1.1 DAC の伝達関数
        2. 8.3.1.2 DAC レジスタの更新と LDAC 機能
        3. 8.3.1.3 CLR 機能
        4. 8.3.1.4 出力アンプ
      2. 8.3.2 リファレンス
      3. 8.3.3 パワーオン・リセット (POR)
      4. 8.3.4 ソフトウェア・リセット
    4. 8.4 デバイスの機能モード
      1. 8.4.1 パワーダウン・モード
    5. 8.5 プログラミング
      1. 8.5.1 F/S モードのプロトコル
      2. 8.5.2 DACx3608 の I2CTM 更新シーケンス
      3. 8.5.3 DACx3608 のアドレス・バイト
      4. 8.5.4 DACx3608 のコマンド・バイト
      5. 8.5.5 DACx3608 のデータ・バイト (MSDB と LSDB)
      6. 8.5.6 DACx3608 の I2CTM 読み取りシーケンス
    6. 8.6 レジスタ・マップ
      1. 8.6.1 DEVICE_CONFIG レジスタ (オフセット = 01h) [リセット = 00FFh]
        1. Table 10. DEVICE_CONFIG レジスタ・フィールドの説明
      2. 8.6.2 STATUS/TRIGGER レジスタ (オフセット = 02h) [リセット = 0300h (DAC53608)、リセット = 0500h (DAC43608)]
        1. Table 11. STATUS/TRIGGER レジスタ・フィールドの説明
      3. 8.6.3 BRDCAST レジスタ (オフセット = 03h) [リセット = 0000h]
        1. Table 12. BRDCAST レジスタ・フィールドの説明
      4. 8.6.4 DACn_DATA レジスタ (オフセット = 08h~0Fh) [リセット = 0000h]
        1. Table 13. DACn_DATA レジスタ・フィールドの説明
  9. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 プログラマブル LED バイアス
        1. 9.2.1.1 設計要件
        2. 9.2.1.2 詳細な設計手順
        3. 9.2.1.3 アプリケーション曲線
      2. 9.2.2 プログラマブル・ウィンドウ・コンパレータ
        1. 9.2.2.1 設計要件
        2. 9.2.2.2 詳細な設計手順
        3. 9.2.2.3 アプリケーション曲線
  10. 10電源に関する推奨事項
  11. 11レイアウト
    1. 11.1 レイアウトの注意点
    2. 11.2 レイアウト例
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 関連リンク
    3. 12.3 ドキュメントの更新通知を受け取る方法
    4. 12.4 コミュニティ・リソース
    5. 12.5 商標
    6. 12.6 静電気放電に関する注意事項
    7. 12.7 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

レジスタ・マップ

Table 7. レジスタ・アドレス

B23 B22 B21 B20 B19 B18 B17 B16 備考
0 0 0 0 0 0 0 1 DEVICE_CONFIG
0 0 0 0 0 0 1 0 STATUS/TRIGGER
0 0 0 0 0 0 1 1 BRDCAST
0 0 0 0 1 0 0 0 DACA_DATA
0 0 0 0 1 0 0 1 DACB_DATA
0 0 0 0 1 0 1 0 DACC_DATA
0 0 0 0 1 0 1 1 DACD_DATA
0 0 0 0 1 1 0 0 DACE_DATA
0 0 0 0 1 1 0 1 DACF_DATA
0 0 0 0 1 1 1 0 DACG_DATA
0 0 0 0 1 1 1 1 DACH_DATA

Table 8. レジスタ・マップ

コマンド・ビット データ・ビット
MSDB LSDB
B19 - B16 B15 - B12 B11 B10 B9 B8 B7 B6 B5 B4 B3 B2 B1 B0
DEVICE_CONFIG x 0 0 0 PDN-All PDNH PDNG PDNF PDNE PDND PDNC PDNB PDNA
STATUS/TRIGGER x DEVICE_ID x x SW_RST
BRDCAST x BRDCAST_DATA[9:0] / BRDCAST_DATA[7:0] – MSB 左揃え x x
DACA_DATA x DACA_DATA[9:0] / DACA_DATA[7:0] – MSB 左揃え x x
DACB_DATA x DACB_DATA[9:0] / DACB_DATA[7:0] – MSB 左揃え x x
DACC_DATA x DACC_DATA[9:0] / DACC_DATA[7:0] – MSB 左揃え x x
DACD_DATA x DACD_DATA[9:0] / DACD_DATA[7:0] – MSB 左揃え x x
DACE_DATA x DACE_DATA[9:0] / DACE_DATA[7:0] – MSB 左揃え x x
DACF_DATA x DACF_DATA[9:0] / DACF_DATA[7:0] – MSB 左揃え x x
DACG_DATA x DACG_DATA[9:0] / DACG_DATA[7:0] – MSB 左揃え x x
DACH_DATA x DACH_DATA[9:0] / DACAH_DATA[7:0] – MSB 左揃え x x

Table 9. DACx3608 レジスタ名

オフセット 略称 レジスタ名 セクション
01h DEVICE_CONFIG デバイス構成レジスタ DEVICE_CONFIG レジスタ (オフセット = 01h) [リセット = 00FFh]
02h STATUS/TRIGGER 状態およびトリガ・レジスタ STATUS/TRIGGER レジスタ (オフセット = 02h) [リセット = 0300h (DAC53608)、リセット = 0500h (DAC43608)]
03h BRDCAST ブロードキャスト・データ・レジスタ BRDCAST レジスタ (オフセット = 03h) [リセット = 0000h]
08h - 0Fh DACn_DATA DACn データ・レジスタ DACn_DATA レジスタ (オフセット = 08h~0Fh) [リセット = 0000h]