JAJSH84G May   2014  – October 2019 SN65HVD70 , SN65HVD71 , SN65HVD73 , SN65HVD74 , SN65HVD76 , SN65HVD77

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     ブロック図
  4. 改訂履歴
  5. Device Comparison Table
  6. Pin Configuration and Functions
    1.     Pin Functions — SOIC-8 and MSOP-8
    2.     Pin Functions — MSOP–10
    3.     Pin Functions — SOIC-14
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information — D Packages
    5. 7.5  Thermal Information — DGS and DGK Packages
    6. 7.6  Power Dissipation
    7. 7.7  Electrical Characteristics
    8. 7.8  Switching Characteristics — 400 kbps
    9. 7.9  Switching Characteristics — 20 Mbps
    10. 7.10 Switching Characteristics — 50 Mbps
    11. 7.11 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
    4. 9.4 Device Functional Modes
      1. 9.4.1 Equivalent Circuits
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1.      Master Enable Control
      2.      Slave Enable Control
      3. 10.2.1 Design Parameters
        1. 10.2.1.1 Data Rate and Bus Length
        2. 10.2.1.2 Stub Length
        3. 10.2.1.3 Bus Loading
        4. 10.2.1.4 Receiver Failsafe
        5. 10.2.1.5 Transient Protection
      4. 10.2.2 Detailed Design Procedure
      5. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 デバイス・サポート
      1. 13.1.1 デベロッパー・ネットワークの製品に関する免責事項
    2. 13.2 関連リンク
    3. 13.3 ドキュメントの更新通知を受け取る方法
    4. 13.4 コミュニティ・リソース
    5. 13.5 商標
    6. 13.6 静電気放電に関する注意事項
    7. 13.7 Glossary
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

これらのデバイスは、堅牢な 3.3V ドライバおよびレシーバと高レベルの ESD 保護を備えた全二重トランシーバ・ファミリとして、RS-485 ポートフォリオを拡張します。ESD 保護機能には、±30kV を超える HBM、±12kV を超える IEC61000-4-2 接触放電が含まれます。SN65HVD7x デバイスの大きなレシーバ・ヒステリシスは伝導差動ノイズに対する耐性を実現し、その広い温度範囲は過酷な動作環境での高い信頼性を可能にします。SN65HVD7x デバイスは、標準の SOIC パッケージに加えて、占有面積の小さい MSOP パッケージでも提供しています。

これらのデバイスはそれぞれ差動ドライバと差動レシーバを組み合わせたものであり、3.3V 単一電源で動作します。各ドライバおよびレシーバは、全二重バス通信設計用に、独立した入力および出力ピンを備えています。これらのデバイスはいずれも同相電圧範囲が広いため、長いケーブルを使用するマルチポイント・アプリケーションに適しています。

SN65HVD71、SN65HVD74、SN65HVD77 デバイスは、外部イネーブル・ピンなしで完全にイネーブルになります。

SN65HVD70、SN65HVD73、SN65HVD76 デバイスは、アクティブ HIGH のドライバ・イネーブルと、アクティブ LOW のレシーバ・イネーブルを備えています。ドライバとレシーバの両方をディセーブルにすると、5µA 未満の低いスタンバイ電流が得られます。

これらのデバイスは、–40°C~125°Cで動作が規定されています。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
SN65HVD71
SN65HVD74
SN65HVD77
MSOP (8) 3.00mm×3.00mm
SOIC (8) 4.90mm×3.91mm
SN65HVD70
SN65HVD73
SN65HVD76
MSOP (10) 3.00mm×3.00mm
SOIC (14) 8.65mm×3.91mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

ブロック図

SN65HVD70 SN65HVD71 SN65HVD73 SN65HVD74 SN65HVD76 SN65HVD77 fbd_sllsei9.gif