JAJSEU0G March   2003  – February 2018 TLV2460-Q1 , TLV2460A-Q1 , TLV2461-Q1 , TLV2461A-Q1 , TLV2462-Q1 , TLV2462A-Q1 , TLV2463-Q1 , TLV2463A-Q1 , TLV2464A-Q1

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     代表的なアプリケーション
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions
    2.     Pin Functions
  6. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information: TLV2460x-Q1
    5. 6.5  Thermal Information: TLV2461x-Q1
    6. 6.6  Thermal Information: TLV2462-Q1
    7. 6.7  Thermal Information: TLV2462A-Q1
    8. 6.8  Thermal Information: TLV2463x-Q1
    9. 6.9  Electrical Characteristics: VDD = 3 V
    10. 6.10 Electrical Characteristics: VDD = 5 V
    11. 6.11 Operating Characteristics: VDD = 3 V
    12. 6.12 Operating Characteristics: VDD = 5 V
    13. 6.13 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Driving a Capacitive Load
      2. 8.3.2 Offset Voltage
      3. 8.3.3 General Configurations
      4. 8.3.4 General Power Dissipation Considerations
    4. 8.4 Device Functional Modes
      1. 8.4.1 Shutdown Function
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Macromodel Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curve
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 関連リンク
    3. 12.3 コミュニティ・リソース
    4. 12.4 商標
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|8
サーマルパッド・メカニカル・データ
発注情報

Operating Characteristics: VDD = 3 V

VDD = 3 V , at specified free-air temperature (unless otherwise noted)
PARAMETER TEST CONDITIONS MIN TYP MAX UNIT
SR Slew rate at unity gain VO(PP) = 2 V
CL = 160 pF
RL = 10 kΩ
TA = 25°C 1 1.6 V/μs
Full range(1) 0.8
Vn Equivalent input noise voltage f = 100 Hz TA = 25°C 16 nV/√Hz
f = 1 kHz 11
In Equivalent input noise current f = 1 kHz TA = 25°C 0.13 pA/√Hz
THD + N Total harmonic distortion plus noise VO(PP) = 2 V
RL = 10 kΩ, f = 1 kHz
AV = 1 TA = 25°C 0.006%
AV = 10 0.02%
AV = 100 0.08%
t(on) Amplifier turn-on time AV = 1
RL = 10 kΩ
Both channels TA = 25°C 7.6 μs
Channel 1 only,
Channel 2 on
7.65
t(off) Amplifier turn-off time AV = 1
RL = 10 kΩ
Both channels TA = 25°C 333 ns
Channel 1 only,
Channel 2 on
328
Channel 2 only,
Channel 1 on
329
Gain-bandwidth product f = 10 kHz
CL = 160 pF
RL = 10 kΩ
TA = 25°C 5.2 MHz
ts Settling time V(STEP)PP = 2 V
AV = –1
CL = 10 pF
RL = 10 kΩ
0.1% TA = 25°C 1.47 μs
0.01% 1.78
V(STEP)PP = 2 V
AV = –1
CL = 56 pF
RL = 10 kΩ
0.1% 1.77
0.01% 1.98
φm Phase margin at unity gain RL = 10 kΩ
CL = 160 pF
TA = 25°C 44 °
Gain margin RL = 10 kΩ
CL = 160 pF
TA = 25°C 7 dB
Full range is –40°C to +125°C.