JAJSC35A September   2014  – March 2015 UCC29950

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
    1. 5.1 Detailed Pin Descriptions
      1. 5.1.1  VCC
      2. 5.1.2  MD_SEL/PS_ON
      3. 5.1.3  SUFG, SUFS
      4. 5.1.4  GD1, GD2
      5. 5.1.5  GND
      6. 5.1.6  AGND
      7. 5.1.7  LLC_CS
      8. 5.1.8  FB
      9. 5.1.9  PFC_GD
      10. 5.1.10 PFC_CS
      11. 5.1.11 VBULK
      12. 5.1.12 AC1, AC2
      13. 5.1.13 AC_DET
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 Storage Conditions
    3. 6.3 ESD Ratings
    4. 6.4 Recommended Operating Conditions
    5. 6.5 Thermal Information
    6. 6.6 Electrical Characteristics
    7. 6.7 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Sense Networks
      2. 7.3.2  Sense Network Fault Detection
      3. 7.3.3  PFC Stage Soft-Start
      4. 7.3.4  AC Line Voltage Sensing
      5. 7.3.5  VBLK Sensing
      6. 7.3.6  AC Input UVLO and Brownout Protection
      7. 7.3.7  Dither
      8. 7.3.8  Active X-Cap Discharge
      9. 7.3.9  LLC Stage Soft Start
      10. 7.3.10 PFC Stage Current Sensing
      11. 7.3.11 Input Power Limit
      12. 7.3.12 PFC Stage Soft Start
      13. 7.3.13 Hybrid PFC Control Loop
      14. 7.3.14 PFC Stage Second Current Limit
      15. 7.3.15 PFC Inductor and Bulk Capacitor Recommendations
      16. 7.3.16 PFC Stage Over Voltage Protection
      17. 7.3.17 LLC Stage Control
      18. 7.3.18 Driver Output Stages and Characteristic
      19. 7.3.19 LLC Stage Dead Time Profile
      20. 7.3.20 LLC Stage Current Sensing
      21. 7.3.21 LLC Three Level Over-Current Protection
      22. 7.3.22 Over-Temperature Protection
      23. 7.3.23 Fault Timer and Control
    4. 7.4 Device Functional Modes
      1. 7.4.1 Mode Selection
      2. 7.4.2 Start-Up in Aux Bias Mode
      3. 7.4.3 Start-Up Operation in Self-Bias Mode
      4. 7.4.4 Bias Rail UVLO
      5. 7.4.5 LLC Stage MOSFET Drive
      6. 7.4.6 Gate Drive Transformer
      7. 7.4.7 Gate Drive Device
      8. 7.4.8 Comparison
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1  LLC Stage
        2. 8.2.2.2  LLC Switching Frequency
        3. 8.2.2.3  LLC Transformer Turns Ratio
        4. 8.2.2.4  LLC Stage Equivalent Load Resistance
        5. 8.2.2.5  LLC Gain Range
        6. 8.2.2.6  Select LN and QE
        7. 8.2.2.7  LLC No-Load Gain
        8. 8.2.2.8  Parameters of the LLC Resonant Circuit
        9. 8.2.2.9  Verify the LLC Resonant Circuit Design
        10. 8.2.2.10 LLC Primary-Side Currents
        11. 8.2.2.11 LLC Secondary-Side Currents
        12. 8.2.2.12 LLC Transformer
        13. 8.2.2.13 LLC Resonant Inductor
        14. 8.2.2.14 Combining the LLC Resonant Inductor and Transformer
        15. 8.2.2.15 LLC Resonant Capacitor
        16. 8.2.2.16 LLC Stage with Split Resonant Capacitor
        17. 8.2.2.17 LLC Primary-Side MOSFETs
        18. 8.2.2.18 LLC Output Rectifier Diodes
        19. 8.2.2.19 LLC Stage Output Capacitors
        20. 8.2.2.20 LLC Stage Over-Current Protection, Current Sense Resistor
        21. 8.2.2.21 Detailed Design Procedure for the PFC stage
        22. 8.2.2.22 PFC Stage Output Current Calculation
        23. 8.2.2.23 Line Current Calculation
        24. 8.2.2.24 Bridge Rectifier
        25. 8.2.2.25 PFC Boost Inductor
        26. 8.2.2.26 PFC Input Capacitor
        27. 8.2.2.27 PFC Stage MOSFET
        28. 8.2.2.28 PFC Boost Diode
        29. 8.2.2.29 Bulk Capacitor
        30. 8.2.2.30 PFC Stage Current Sense Resistor
      3. 8.2.3 Application Curves
    3. 8.3 Do's and Don'ts
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
      1. 10.1.1  GND Pin
      2. 10.1.2  GD1, GD2 Pins
      3. 10.1.3  VCC Pin
      4. 10.1.4  SUFG Pin
      5. 10.1.5  SUFS Pin
      6. 10.1.6  AGND Pin
      7. 10.1.7  MD_SEL/PS_ON Pin
      8. 10.1.8  VBULK Pin
      9. 10.1.9  AC1, AC2 Pins
      10. 10.1.10 LLC_CS
      11. 10.1.11 FB
      12. 10.1.12 PFC_CS
      13. 10.1.13 AC_DET
      14. 10.1.14 PFC_GD
    2. 10.2 Layout Example
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 商標
    3. 11.3 静電気放電に関する注意事項
    4. 11.4 用語集
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

1 特長

  • 高効率 PFC およびハーフ・ブリッジ共振 LLC コンボ・コントローラ
  • 連続導通モード(CCM)の昇圧 PFC(力率補正)
  • 自己バイアスまたは補助(外部)バイアス・モードの動作をサポート
  • PFC ループによる全面的な内部補正
  • PFC 段の設計を 3 つの簡単なステップで実施
    (電圧フィードバック、電流フィードバック、パワー段の各設計)
  • 100kHz 固定の PFC 周波数で、EMI 準拠を容易にするディザリング機能対応
  • ライン電圧から独立した、真の入力電力制限
  • 70kHz ~ 350kHz の動作範囲内での固定 LLC 周波数
  • LLC ハーフ・ブリッジ・パワー段の負荷範囲にわたってデッドタイムを変化させることにより、ZVS 範囲を拡大
  • 3 レベルの LLC 過電流保護
  • 連続的な過負荷保護/短絡保護用のヒカップ・モード動作
  • 高耐圧スタートアップ MOSFET のアクティブ制御と X-Cap 放電機能によって実現する低スタンバイ電力消費
  • ソフトスタート機能とコンバータ・シーケンス機能を内蔵し設計を簡素化
  • AC ライン・ブラウンアウト保護、異常インジケータ付き
  • PFC バス過電圧および低電圧保護
  • 過熱保護
  • 電力レベル拡張用外部ゲート・ドライバ
  • SOIC-16パッケージ

2 アプリケーション

  • オフライン AC/DC サーバ電源(80 PLUS® Bronze/Silver/Gold)
  • 産業用 DIN レールおよびオープンフレーム電源
  • ゲーム用およびプリンタ用電源
  • 高密度アダプタ
  • 照明用ドライバ

3 概要

UCC29950 は、CCM 昇圧力率補正(PFC)段と LLC コンバータ段を使用して、AC/DC コンバータのあらゆる制御機能を実現できます。コントローラは使いやすく最適化されています。

独自の CCM PFC アルゴリズムによって、高効率の小型コンバータ・システムで高力率を達成します。内蔵 LLC コントローラでソフトスイッチングを行うことにより、低 EMI ノイズで高効率 DC/DC 変換段を実現します。PFC 制御と LLC 制御をコンボ・コントローラに統合し、両段の情報を利用する制御アルゴリズムが可能です。

このコントローラは、Depletion モード MOSFET を使用するスタートアップ用制御回路を内蔵しており、内部デバイス電力管理によって、外付け部品を最小限にしてシステム実装コストを低減します。

スタンバイ電力をさらに低減するために、X-Cap 放電回路を内蔵しています。UCC29950 は、AC ライン・ブラウンアウト、PFC バス低電圧 PFC および LLC、過電流およびサーマル・シャットダウンなどのシステム保護機能をすべて備えています。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
UCC29950 SOIC 16 ピン(D) 9.90mm×6.00mm
  1. 提供されているすべてのパッケージについては、巻末の注文情報を参照してください。

概略回路図

UCC29950 alt_lusc18.gif

LLC 段の過電流保護プロファイル

UCC29950 alt2_lusc18.gif