参考資料 TSD05C JAJSQH1A - JUNE 2023 - REVISED JULY 2023 # TSD05C SOD-323 パッケージ、5V、双方向、TVS (過度電圧サプレッサ) ダイオ ード ## 1 特長 - IEC 61000-4-2 レベル 4 ESD 保護: - ±30kV 接触放電 - ±30kV エアギャップ放電 - IEC 61000-4-5 サージ保護: - 30A (8/20µs) - 低クランプ電圧:30A において 14V (8/20µs) - 低い IO 容量: - 4pF (代表值) - DC ブレークダウン電圧:±8V (代表値) - 超低リーク電流:50nA (最大値) - 低い ESD クランプ電圧:9.3V (16A TLP の場合) - 産業用温度範囲:-55℃~+150℃ - 業界標準の SOD-323 リード付きパッケージ $(2.5 \text{mm} \times 1.2 \text{mm})$ ## 2 アプリケーション - 5V 電源レール - USB VBUS - GPIO - プッシュ・ボタン - グリッド・インフラストラクチャ - EPOS - 携带電子機器 ### 3 概要 TSD05C は双方向 TVS 保護ダイオードで、ESD やサー ジなどの有害な過渡電圧をクランプするよう設計されてい ます。TSD05C は、最大 ±30kV の ESD (接触放電とエ ア・ギャップ放電)を放散する定格を備えており、IEC 61000-4-2 国際規格 (レベル 4) で規定されている最大レ ベルもクリアしています。サージの場合、IEC 61000-4-5 規格に準拠して、ピーク・パルス電流が最大 30A の 8/20µs のサージをクランプできます。 また、このデバイスには 4pF (代表値) の IO 容量があり、 高速データ・ラインを保護できます。低い動的抵抗および 低いクランピング電圧により、過渡現象に対してシステム・ レベルの保護を実現します。 このデバイスの堅牢なクランプ性能と低容量を組み合わせ ることで TSD05C は、優れた TVS ダイオードとなり、多く の異なるアプリケーションでデータ・ラインと電源ラインの両 方を保護します。 TSD05C は、業界標準のリード付き SOD-323 パッケージ で供給され、半田付けが容易です。 #### パッケージ情報 | 部品番号 | パッケージ <sup>(1)</sup> | パッケージ・サイズ <sup>(2)</sup> | |--------|----------------------|--------------------------| | TSD05C | DYF (SOD-323, 2) | 2.65mm × 1.3mm | - 利用可能なすべてのパッケージについては、データシートの末尾 (1) にある注文情報を参照してください。 - パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピ ンも含まれます。 機能ブロック図 ### **Table of Contents** | 1 特長 1 | 6.7 Typical Characteristics6 | |---------------------------------------|-----------------------------------------------------| | <b>2</b> アプリケーション | 7 Application and Implementation7 | | 3 概要1 | 7.1 Application Information7 | | 4 Revision History | 8 Device and Documentation Support8 | | 5 Pin Configuration and Functions | 8.1 Documentation Support8 | | 6 Specifications | 8.2 ドキュメントの更新通知を受け取る方法8 | | 6.1 Absolute Maximum Ratings4 | 8.3 サポート・リソース8 | | 6.2 ESD Ratings—JEDEC Specification4 | 8.4 Trademarks8 | | 6.3 ESD Ratings—IEC Specification | 8.5 静電気放電に関する注意事項8 | | 6.4 Recommended Operating Conditions4 | 8.6 用語集8 | | 6.5 Thermal Information5 | 9 Mechanical, Packaging, and Orderable Information8 | | 6.6 Electrical Characteristics5 | , 5 5, | | | | | | | # **4 Revision History** 資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。 #### Submit Document Feedback Product Folder Links: TSD05C # **5 Pin Configuration and Functions** 図 5-1. DYF Package, 2-Pin SOD-323 (Top View) ## 表 5-1. Pin Functions | | PIN | | DESCRIPTION | | | | |-----|------|---------------------|-----------------------------------------------------------|--|--|--| | NO. | NAME | TYPE <sup>(1)</sup> | DESCRIPTION | | | | | 1 | IO | I/O | Protected Channel. If used as IO, connect pin 2 to ground | | | | | 2 | Ю | I/O | Protected Channel. If used as IO, connect pin 1 to ground | | | | (1) I = input, O = output English Data Sheet: SLVSH42 ## **6 Specifications** ### 6.1 Absolute Maximum Ratings over operating free-air temperature range (unless otherwise noted) (1) | | | MIN | MAX | UNIT | |--------------------|--------------------------------------------------|-----|-----|------| | Peak Pulse (2) (3) | IEC 61000-4-5 power (t <sub>p</sub> - 8/20 μs) | | 400 | W | | reak ruise (=/ (=/ | IEC 61000-4-5 Current (t <sub>p</sub> - 8/20 μs) | | 30 | А | | T <sub>A</sub> | Ambient Operating Temperature | -55 | 150 | °C | | T <sub>stg</sub> | Storage Temperature | -65 | 155 | °C | <sup>(1)</sup> Operation outside the *Absolute Maximum Rating* may cause permanent device damage. *Absolute Maximum Rating* do not imply functional operation of the device at these or any other conditions beyond those listed under *Recommended Operating Condition*. If used outside the *Recommended Operating Condition* but within the *Absolute Maximum Rating*, the device may not be fully functional, and this may affect device reliability, functionality, performance, and shorten the device lifetime. ## 6.2 ESD Ratings—JEDEC Specification | | | | VALUE | UNIT | |--------------------|-------------------------|-----------------------------------------------------------------------|-------|------| | V | Electrostatic discharge | Human body model (HBM), per ANSI/ESDA/<br>JEDEC JS-001 <sup>(1)</sup> | ±2500 | ٧ | | V <sub>(ESD)</sub> | Lieutostatic discharge | Charged device model (CDM), per JEDEC specification JS-002 (2) | ±1000 | V | <sup>(1)</sup> JEDEC document JEP155 states that 500-V HBM allows safe manufacturing with a standard ESD control process ## 6.3 ESD Ratings—IEC Specification | | | | VALUE | UNIT | |--------|-------------------------|---------------------------------|--------|------| | V | Electrostatic discharge | IEC 61000-4-2 contact discharge | ±30000 | V | | V(ESD) | Liectiostatic discharge | IEC 61000-4-2 air-gap discharge | ±30000 | V | #### 6.4 Recommended Operating Conditions over operating free-air temperature range (unless otherwise noted) | | | | MIN | NOM | MAX | UNIT | |-----------------|-------------------------|-----------|------|-----|-----|------| | V <sub>IO</sub> | Input pin voltage | IO to GND | -5.5 | | 5.5 | V | | T <sub>A</sub> | Operating free-air temp | perature | -55 | | 150 | °C | Product Folder Links: TSD05C Copyright © 2023 Texas Instruments Incorporated <sup>(2)</sup> Voltages are with respect to GND unless otherwise noted. <sup>(3)</sup> Measured at 25°C <sup>(2)</sup> JEDEC document JEP157 states that 250-V CDM allows safe manufacturing with a standard ESD control process. #### **6.5 Thermal Information** | | | TSD05C | | |-----------------------|----------------------------------------------|---------------|------| | | THERMAL METRIC (1) | DYF (SOD-323) | UNIT | | | | 2 PINS | | | $R_{\theta JA}$ | Junction-to-ambient thermal resistance | 682.9 | °C/W | | R <sub>θJC(top)</sub> | Junction-to-case (top) thermal resistance | 264.8 | °C/W | | $R_{\theta JB}$ | Junction-to-board thermal resistance | 558.0 | °C/W | | $\Psi_{JT}$ | Junction-to-top characterization parameter | 89.3 | °C/W | | $\Psi_{JB}$ | Junction-to-board characterization parameter | 544.0 | °C/W | | R <sub>0JC(bot)</sub> | Junction-to-case (bottom) thermal resistance | NA | °C/W | <sup>(1)</sup> For more information about traditional and new thermal metrics, see the Semiconductor and IC Package Thermal Metrics application report. #### 6.6 Electrical Characteristics At TA=25°C (unless otherwise noted) (1) | | PARAMETER | TEST CONDITION | MIN | TYP | MAX | UNIT | |--------------------|--------------------------------------------------|------------------------------------------------------------|--------------|------|-----|------| | $V_{RWM}$ | Reverse stand-off voltage | I <sub>IO</sub> <50 nA, across operating temperature range | <b>-</b> 5.5 | | 5.5 | V | | I <sub>LEAK</sub> | Reverse leakage current | V <sub>IO</sub> = 5.5 V, IO to GND or GND to IO | | 5 | 50 | nA | | $V_{BRR}$ | Break-down voltage | I <sub>IO</sub> = 1 mA, IO to GND | 7 | 8 | 9 | V | | $V_{BRF}$ | Break-down voltage | I <sub>IO</sub> = 1 mA, GND to IO | 7 | 8 | 9 | V | | | Surge elemning voltage t = 9/20 us (2) | I <sub>PP</sub> = 24 A, IO to GND or GND to IO | | 10.7 | | V | | V <sub>CLAMP</sub> | Surge clamping voltage, $t_p = 8/20 \mu s^{(2)}$ | I <sub>PP</sub> = 30 A, IO to GND or GND to IO | | 11.5 | | V | | | TLP clamping voltage, t <sub>p</sub> = 100 ns | I <sub>PP</sub> = 16 A, IO to GND or GND to IO | | 9.3 | | V | | CL | Line capacitance | $V_{IO} = 0 \text{ V}; f = 1 \text{ MHz, IO to GND}$ | | 4 | | pF | <sup>(1)</sup> Typical parameters are measured at 25°C English Data Sheet: SLVSH42 <sup>(2)</sup> Nonrepetitive current pulse 8 to 20 µs exponentially decaying waveform according to IEC 61000-4-5 ## **6.7 Typical Characteristics** ## 7 Application and Implementation 注 Information in the following applications sections is not part of the TI component specification, and TI does not warrant its accuracy or completeness. TI's customers are responsible for determining suitability of components for their purposes, as well as validating and testing their design implementation to confirm system functionality. #### 7.1 Application Information The TSD05C is a diode type TVS which provides a path to ground for dissipating transient voltage spikes, such as ESD or surge, on signal lines and power lines. The device should be connected in parallel to the down stream circuitry it is protecting. As the current from the transient passes through the TVS, only a small voltage drop is present across the diode. This is the voltage presented to the protected IC. The low R<sub>DYN</sub> of the triggered TVS holds this voltage (V<sub>CLAMP</sub>) to a safe level for the protected IC. For more information on how to properly use this device, refer to the *ESD Packaging and Layout Guide*. ## 8 Device and Documentation Support ## 8.1 Documentation Support #### 8.1.1 Related Documentation For related documentation, see the following: - Texas Instruments, ESD Packaging and Layout Guide application reports - Texas Instruments, ESD Layout Guide application reports - Texas Instruments, Generic ESD Evaluation Module user's guide - Texas Instruments, Picking ESD Diodes for Ultra High-Speed Data Lines application reports - Texas Instruments, Reading and Understanding an ESD Protection data sheet #### 8.2 ドキュメントの更新通知を受け取る方法 ドキュメントの更新についての通知を受け取るには、ti.com のデバイス製品フォルダを開いてください。「更新の通知を受け取る」をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取れます。変更の詳細については、修正されたドキュメントに含まれている改訂履歴をご覧ください。 #### 8.3 サポート・リソース TI E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。 リンクされているコンテンツは、該当する貢献者により、現状のまま提供されるものです。これらは TI の仕様を構成するものではなく、必ずしも TI の見解を反映したものではありません。TI の使用条件を参照してください。 #### 8.4 Trademarks TI E2E<sup>™</sup> is a trademark of Texas Instruments. すべての商標は、それぞれの所有者に帰属します。 #### 8.5 静電気放電に関する注意事項 この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。 ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。 #### 8.6 用語集 テキサス・インスツルメンツ用語集 この用語集には、用語や略語の一覧および定義が記載されています。 #### 9 Mechanical, Packaging, and Orderable Information The following pages include mechanical, packaging, and orderable information. This information is the most current data available for the designated devices. This data is subject to change without notice and revision of this document. For browser-based versions of this data sheet, refer to the left-hand navigation Product Folder Links: TSD05C Submit Document Feedback Copyright © 2023 Texas Instruments Incorporated www.ti.com 8-Aug-2023 #### PACKAGING INFORMATION | Orderable Device | Status | Package Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan | Lead finish/<br>Ball material | MSL Peak Temp | Op Temp (°C) | Device Marking (4/5) | Samples | |------------------|--------|--------------|--------------------|------|----------------|--------------|-------------------------------|---------------------|--------------|----------------------|---------| | | | | | | | | (6) | | | | | | TSD05CDYFR | ACTIVE | SOT | DYF | 2 | 3000 | RoHS & Green | SN | Level-3-260C-168 HR | -40 to 125 | 33KF | Samples | (1) The marketing status values are defined as follows: **ACTIVE:** Product device recommended for new designs. LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect. NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design. PREVIEW: Device has been announced but is not in production. Samples may or may not be available. **OBSOLETE:** TI has discontinued the production of the device. (2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free". RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption. Green: TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement. - (3) MSL, Peak Temp. The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature. - (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device. - (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device. - (6) Lead finish/Ball material Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width. **Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release. In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis. SMALL OUTLINE TRANSISTOR #### NOTES: - 1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M. 2. This drawing is subject to change without notice. SMALL OUTLINE TRANSISTOR NOTES: (continued) 3. Publication IPC-7351 may have alternate designs.4. Solder mask tolerances between and around signal pads can vary based on board fabrication site. SMALL OUTLINE TRANSISTOR NOTES: (continued) - 5. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations. - 6. Board assembly site may have different recommendations for stencil design. #### 重要なお知らせと免責事項 TI は、技術データと信頼性データ (データシートを含みます)、設計リソース (リファレンス・デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の黙示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または黙示的にかかわらず拒否します。 これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した TI 製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。 上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。 TI の製品は、TI の販売条件、または ti.com やかかる TI 製品の関連資料などのいずれかを通じて提供する適用可能な条項の下で提供されています。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。 お客様がいかなる追加条項または代替条項を提案した場合でも、TIはそれらに異議を唱え、拒否します。 郵送先住所:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2023, Texas Instruments Incorporated