



Application Report JAJA216

# UCC28070 300WインターリーブPFC プリレギュレータの設計レビュー

#### Michael O'Loughlin

PMP - 電源制御製品

高電力アプリケーションでライン電力をフルに利用しな がら、ライン電流の高調波を低減するためには、一般に PFCプリレギュレータが必要となります。このような高電 力アプリケーションでは、PFCステージをインターリーブ 構成とすることで、インダクタのサイズを小さくし、入出 力コンデンサのリップル電流を低減できます。その結果、 全体のインダクタサイズおよびフィルタサイズが小さくな り、コンバータ全体の電力密度が増加します。これは、イン ターリーブされた2個のブースト·コンバータへの電力の分 配と、インターリーブによるインダクタ・リップル電流の相 殺によって実現されます(参考資料[5])。このアプリケー ション・ノートでは、300Wの2相インターリーブPFC(電力 係数補正)プリレギュレータの設計について考察します。こ のパワー・コンバータは、UCC28070インターリーブPFCコン トローラを使用してPFCを実現します(参考資料[7])。

#### 1. 設計目標

この設計の仕様は、中電力液晶テレビの電力要件に基づいて選択されています。

| パラメータ            |              | MIN                           | ТҮР | MAX                           | 単位  |
|------------------|--------------|-------------------------------|-----|-------------------------------|-----|
| V <sub>IN</sub>  | RMS入力電圧      | 85<br>(V <sub>IN_MIN</sub> )  |     | 265<br>(V <sub>IN_MAX</sub> ) | V   |
| V <sub>OUT</sub> | 出力電圧         |                               | 390 |                               |     |
|                  | ライン周波数       | 47 Hz<br>(f <sub>LINE</sub> ) |     | 63                            | Hz  |
| PF               | 最大負荷での電力係数   | 0.90                          |     |                               |     |
| P <sub>OUT</sub> | 出力電力         |                               |     | 300                           | W   |
| η                | 全負荷効率        | 90%                           |     |                               |     |
| f <sub>s</sub>   | 各相のスイッチング周波数 | 200                           |     |                               | kHz |

表 1. 設計仕様

(日本TI)が英文から和文へ翻訳して作成したものです。 資料によっては正規英語版資料の更新に対応していないものがあります。

日本TIによる和文資料は、あくまでもTI正規英語版をご理解頂くための補助的参考資料としてご使用下さい。 製品のご検討およびご採用にあたりましては必ず正規英語版の最新資料を

製品のご検討およびご採用にあたりましては必ず止規英語版の最新資料を ご確認下さい。 Tiおよび日本TIは、正規英語版にで更新の情報を提供しているにもかかわ SLUA479A 翻訳版

最新の英語版資料 http://www.ti.com/lit/slua479

<sup>-</sup>この資料は、Texas Instruments Incorporated (TI)が英文で記述した資料 を、皆様のご理解の一助として頂くために日本テキサス・インスツルメンツ (日本TI)が英文から和文へ翻訳して作成したものです。

HP3よび日本HB4、正規決部版に(更新の情報を提供しているにもがかわ らず、更新以前の情報に基づいて発生した問題や障害等につきましては如 何なる責任も負いません。

## 2. 回路図

UCC28070 PFCコントローラは、2相の平均電流モード制御のインターリーブPFCプリレギュレータです。



#### 3. インダクタの選択

インターリーブPFCブースト・プリレギュレータの利点の 1つは、コンバータの入力から見たインダクタ・リップル電 流の低減です。以下の式および図2に、2相インターリーブ PFCにおける入力リップル電流 (ΔI<sub>IN</sub>)と個々のインダクタ・ リップル電流 (ΔI<sub>L1</sub>)の比を、デューティ・サイクル (D)の 関数として示します。このインダクタ・リップル電流の相殺 によって、シングルステージ設計の場合よりも大きなイン ダクタ・リップル電流を各インダクタで許容できるようにな ります。

$$K(D) = \frac{\Delta I_{IN}}{\Delta I_{L1}}$$
  
 $K(D) = \frac{1-2D}{1-D}$  (D < 0.5、D = 0.5の場合)

$$K(D) = \frac{2D-1}{D}$$
 (D > 0.5の場合)



ブースト・インダクタ (L1およびL2) は、許容される最大 の入力リップル電流に基づいて選択します。ユニバーサル インプットアプリケーション (例えば、RMS入力が85V~ 265V) では、最大の入力リップル電流が生じるのは"Low" ラインのピーク時であり、この設計では最大入力リップル 電流が、"Low" ラインのピーク公称入力電流の30%に設定 されています。

以下に示す計算を使用して、L1とL2に適切なインダクタン スを選択します。ここで、変数D<sub>PLL</sub>は、"Low"ライン動作 のピーク時におけるコンバータのデューティ・サイクルで す。変数K(D<sub>PLI</sub>)は、"Low"ライン動作のピーク時におけ る入力電流とインダクタ・リップル電流の比です。ΔILは、 コンバータの入力リップル電流要件に基づいた、"Low"ラ インのピーク時のブースト・インダクタ・リップル電流です。

$$D_{PLL} = \frac{V_{OUT} - V_{IN\_MIN}\sqrt{2}}{V_{OUT}} = \frac{390V - 85V\sqrt{2}}{390V} \approx 0.69$$

$$\mathsf{K}(\mathsf{D}_{\mathsf{PLL}}) = \frac{2 \times 0.69 - 1}{0.69} = 0.55$$

$$\Delta IL = \frac{P_{OUT} \times \sqrt{2} \times 0.3}{V_{IN\_MIN} \times \eta \times K(D_{PLL})} = \frac{300W \times \sqrt{2} \times 0.3}{85V \times 0.90 \times 0.55}$$
  
\$\approx 3.0 A

$$L1 = L2 = \frac{V_{\text{IN}_{\text{MIN}}} \times \sqrt{2} \times D_{\text{PLL}}}{\Delta \text{IL} \times f_{\text{s}}}$$
$$= \frac{85\text{V} \times \sqrt{2} \times 0.69}{2.96\text{A} \times 200 \text{ kHz}} \approx 140 \mu\text{H}$$

次の式を使って、合計のインダクタRMS電流 (I<sub>L1\_RMS</sub> およびI<sub>L2 RMS</sub>)を計算できます。

$$I_{L1\_RMS} = I_{L2\_RMS} = \sqrt{\left[\frac{\frac{P_{OUT}}{2}}{V_{IN\_MIN} \times \eta}\right]^{2} + \left[\sqrt{\frac{1}{\pi} \frac{\sqrt{IN\_MIN} \sqrt{2} sin(\theta)}{L1 \times f_{s}} \times \frac{V_{OUT} - V_{IN\_MIN} \sqrt{2} sin(\theta)}{\sqrt{12}}}{\sqrt{12}}\right]^{2}}$$

$$I_{L1\_RMS} = I_{L2\_RMS} = \sqrt{\left[\frac{\frac{300W}{2}}{85V \times 0.90}\right]^{2} + \left[\sqrt{\frac{1}{\pi} \frac{85V \sqrt{2} sin(\theta)}{140uH \times 200kHz} \times \frac{390V - 85V \sqrt{2} sin(\theta)}{390V}}{\sqrt{12}}}\right]^{2}} \approx 2A$$

この設計では、Cooper Electronic Technologies製の 140µHのブースト・インダクタ(製番CTX16-18060)を選択し ています。通常動作中、インダクタンスは140µH~350µH の範囲でスイングします。

 $L1_{MIN} = L2_{MIN} = 140\mu H$ 

 $L1_{MAX} = L2_{MAX} = 350\mu H$ 

電流ループの補償用に、平均インダクタンスを計算しま す。これは、アプリケーション・ノートの電流ループ補償の 項で使用します。

$$L1_{AVG} = L2_{AVG} = \frac{L1_{MIN} + L1_{MAX}}{2}$$
$$= \frac{140\,\mu\text{H} + 350\,\mu\text{H}}{2} = 245\,\mu\text{H}$$

#### 4. 出力コンデンサの選択

出力コンデンサ(C<sub>OUT</sub>)は、ホールドアップ要件に基づい て選択されます。 出力コンデンサには、2個の100µFコンデンサを並列で使 用しています。

 $C_{OUT} = 200 \,\mu\text{F}$ 

このサイズのコンデンサでは、出力ピーク・ツー・ピーク 電圧リップル (V<sub>RIPPLE</sub>) が次のようになります。

$$V_{\text{RIPPLE}} = \frac{2 \times P_{\text{OUT}}}{\eta} \frac{1}{V_{\text{OUT}} \times 2\pi \times 2f_{\text{LINE}} \times C_{\text{OUT}}}$$

$$=\frac{\frac{2\times300W}{0.90}}{390V\times2\pi\times2\times47Hz\times200\mu F}\approx14.5V$$

ホールドアップ要件に加えて、低周波RMS電流(I<sub>COUT\_LF</sub>) と高周波RMS電流(I<sub>COUT\_HF</sub>)の両方に耐えられるコンデン サを選択する必要があります。一般に、高電圧電解コンデン サは、低周波(100Hz~120Hz)と高周波の両方のRMS電流 定格がデータシートに記載されています。

$$C_{OUT} \geq \frac{\frac{2 \times P_{OUT}}{f_{\text{LINE}}}}{V_{OUT}^2 - (V_{OUT} \times 0.75)^2} = \frac{1}{\eta V_{OUT}\sqrt{2}} = \frac{300W}{0.90 \times 390V \times \sqrt{2}}$$
$$= \frac{\frac{2 \times 300W}{47 \text{ Hz}}}{(390V)^2 - (292.5V)^2} \approx 192 \,\mu\text{F}$$
$$I_{COUT\_HF} = \sqrt{\left(\frac{P_{OUT}}{\eta V_{OUT}}\sqrt{\frac{16 \times V_{OUT}}{6\pi \times V_{\text{IN}\_MIN}\sqrt{2}} - \eta^2}\right)^2 - \left(I_{OUT\_LF}\right)^2}$$

$$I_{\text{COUT}\_\text{HF}} = \sqrt{\left(\frac{300W}{0.90 \times 390V} \sqrt{\frac{16 \times 390V}{6\pi \times 85V \sqrt{2}} - (0.90)^2}\right)^2 - (0.604)^2} \approx 1.0\text{A}$$

# パワー半導体の選択 (Q1、Q2、D1、D2)

Q1、Q2、D1、D2の選択は、設計の電力要件に基づきま す。アプリケーション・ノート『UCC28528 350-W Two Phase Interleaved PFC Pre-regulator』(SLUA369)では、平 均電流モード制御手法を使用したインターリープPFCプリ レギュレータに対するパワー半導体部品の選択方法を説明 しています(参考資料[4])。この設計では、電力要件を満足 するために、IR製のIRFB11N50A NチャネルFETがQ1およ びQ2に対して選択されています。また、逆方向回復損失を 低減するため、CREE製のSiCダイオードCSD10060Gを選択 しています。

ブースト・ダイオード (D1、D2) およびFET (Q1、Q2)の ピーク電流 (I<sub>PEAK</sub>)の計算:

係数1.2は、設計マージンを増やすために追加されています。

$$\begin{split} I_{\text{PEAK}} &= \left(\frac{P_{\text{OUT}} \times \sqrt{2}}{2 \times V_{\text{IN}\_\text{MIN}} \times \eta} + \frac{\Delta I_{\text{L1}}}{2}\right) 1.2 \\ &= \left(\frac{300W \times \sqrt{2}}{2 \times 85V \times 0.90} + \frac{2.97A}{2}\right) 1.2 \approx 5.1A \end{split}$$

Q1およびQ2のRMS電流 (I<sub>DS</sub>)の計算:

$$I_{DS} = \frac{\frac{P_{OUT}}{\eta}}{2 \times V_{IN\_MIN}\sqrt{2}} \sqrt{2 - \frac{16 \times V_{IN\_MIN}\sqrt{2}}{3 \times \pi \times V_{OUT}}}$$

$$=\frac{\frac{300W}{0.90}}{2 \times 85V\sqrt{2}}\sqrt{2-\frac{16 \times 85V\sqrt{2}}{3 \times \pi \times 390V}} \approx 1.685 \,\text{A}$$

D1およびD2の平均電流(I<sub>D</sub>)の計算:

$$I_{D} = \frac{P_{OUT}}{V_{OUT}} = \frac{300W}{2 \times 390V} \approx 0.39A$$

# 電流センス・トランスの設定と 選択(T1、T2、D<sub>BA</sub>、D<sub>BB</sub>)

電流センス・トランスは、I<sub>PEAK</sub>を許容でき、ピーク電流 センス信号 (I<sub>RS</sub>) が約100mAとなるように選択します。

$$N_{CT} = \frac{N_S}{N_P} \ge \frac{I_{PEAK}}{I_{RS}} = \frac{5.1A}{0.1A} = 51$$

この設計では、巻線比 (N<sub>CT</sub>) が50の電流センス・トランス が選択されています。

#### $N_{CT} = 50$

電流センス・トランスの励磁インダクタンス ( $L_M$ ) は、励磁電流が最大電流センス信号の2%未満となるように選択または設計する必要があります。次の式は、最小の $L_M$ を計算します。ここで、 $V_S$ は電流センス信号の最大電圧です。この設計では、励磁インダクタンスが8.25mHであるCooper Electronic Technologies製の電流センス・トランス (CTX16-18294) が使用されています。

$$L_{\rm M} = \frac{V_{\rm S}}{\frac{1\,{\rm PEAK}}{N_{\rm CT}} \times 0.02 \times f_{\rm s}} \times \frac{V_{\rm OUT} - V_{\rm IN\_MIN}\sqrt{2}}{V_{\rm OUT}}$$
$$= \frac{3.7V}{\frac{5.1A}{50} \times 0.02 \times 200 \text{ kHz}} \times \frac{390V - 85V\sqrt{2}}{390V}$$
$$\approx 6.24\text{mH}$$

 $L_{M} = 8.25 \text{ mH}$ 

電流センス抵抗 ( $R_{SA}$ および $R_{SB}$ )の選択は、ピーク電流制 限信号 ( $V_S$ )、および電流センス・トランスの2次側のピーク 電流に基づきます。軽負荷時のノイズ耐性を高める10% PWMランプを実現するために、電流センス信号に係数0.9 が乗算されています。

$$\mathsf{R}_{\mathsf{SA}} = \mathsf{R}_{\mathsf{SB}} = \frac{0.9 \times \mathsf{V}_{\mathsf{S}}}{\frac{\mathsf{I}_{\mathsf{PEAK}}}{\mathsf{N}_{\mathsf{CT}}}} = \frac{0.9 \times 3.7 \mathsf{V} \times 50}{0.102 \mathsf{A}} \approx 32.5 \Omega$$

設計に対して標準抵抗を選択します。

 $R_{S} = 33.2\Omega$ 

抵抗R<sub>R</sub>は、電流センス・トランスのリセットに使用されます。

$$R_{R} \ \geq \ \frac{R_{S} \times D_{MAX}}{1 - D_{MAX}} \ = \ \frac{33.2\Omega \times 0.97}{1 - 0.97} \approx 1 k \Omega$$

電流センス・トランスの整流ダイオード ( $D_R$ ) は、電流セン ス・トランスのリセット電圧 ( $V_R$ ) に耐えられるよう設計す る必要があります。

$$V_{R} = I_{PEAK} \times \frac{N_{P}}{N_{S}} \times R_{R} = \frac{5.1A \times 1k\Omega}{50} \ge 103V$$

非常に軽い負荷でのノイズ耐性を高めるため、電流セン ス信号にDCオフセットを持つPWMランプを追加すること を推奨します。電気部品 $R_{TA}$ 、 $R_{TB}$ 、 $C_{TA}$ 、 $C_{TB}$ 、 $D_{PA1}$ 、  $D_{PA2}$ 、 $D_{PB1}$ 、 $D_{PB2}$ がPWMランプを形成し、これは UCC28070のゲート駆動出力によってアクティブまたは非ア クティブになります。抵抗 $R_{OA}$ および $R_{OB}$ は、CS抵抗 ( $R_{SA}$ および $R_{SB}$ )にDCオフセットを追加します。

インダクタ電流が非連続になると、ブースト・インダクタ は、ブースト・ステージの寄生容量によってリンギングを生 じます。このインダクタ電流がCTを経由してリンギングす るため、誤った電流センス信号が発生します。インダクタ電 流が非連続になったときの電流センス信号の状態を次の図に 示しています。この設計で非連続時にインダクタのリンギン グがどの程度になるかによって、実際のインダクタ電流お よびV<sub>RSA</sub>は、この図と異なる場合があります。

オフセット (V<sub>OFF</sub>)を適切に設定するには、抵抗R<sub>OA</sub>およ びR<sub>OB</sub>を調整して、電流センス抵抗にDCオフセットを追加 します。このオフセットは、誤った電流センス信号が生じ たときにD<sub>RA</sub>およびD<sub>RB</sub>が導通するのを防ぐために十分高い 値となります。これは、インダクタが非連続インダクタ電 流で動作しているときに発生し、詳細は前述のとおりです。 最初はオフセットを200mVに設定しておき、個々の設計基 準や、システムに存在するノイズや寄生要素の大きさに応 じて、適宜調整します。

 $V_{OFF} = 0.2V$ 

$$R_{OA} = R_{OB} = \frac{(V_{VCC} - V_{OFF}) R_{SA}}{V_{OFF}}$$
$$= \frac{(13V - 0.2V) \times 33.2}{0.2V} \approx 2.1 k\Omega$$



図3. 誤った電流センス信号

設計に対して標準抵抗を選択します。

$$R_{OA} = 2.05 \text{ k}\Omega$$

$$R_{TA} = R_{TB} = \frac{\left(V_{VCC} - \left(V_{s} \times 0.1 - V_{OFF} + V_{DPA2}\right)R_{SA}\right)}{V_{s} \times 0.1 - V_{OFF}}$$
$$= \frac{\left(13V \times \left(3.7V \times 0.1 - 0.2V\right) + 0.6V\right) \times 33.2}{3.7V \times 0.1 - 0.2V}$$
$$\approx 2.62k\Omega$$

設計に対して標準抵抗を選択します。

$$R_{TA} = R_{TB} = 2.49 kΩ$$
  
 $C_{TA} = C_{TB} = \frac{1}{R_{SA} × f_S × 3} ≈ 50 nF$ 

設計に対して標準コンデンサを選択する必要があります。

 $C_{TA} = 47 \text{ nF}$ 

# ア. ピーク電流制限 (RPK1、RPK2)の設定

UCC28070には、調整可能なピーク電流制限コンパレータ が搭載され、 $R_{PK1}$ を選択して必要な $R_{PK2}$ を計算することに より設定できます。この設計では、電流センス・トランスの リセット電圧を管理可能に保つために、ピーク電流センス 信号 ( $V_{S}$ )を3.7Vに設定しています。

$$\mathsf{R}_{\mathsf{PK2}} = \frac{\mathsf{V}_{\mathsf{S}} \times \mathsf{R}_{\mathsf{PK1}}}{\mathsf{V}_{\mathsf{REF}} - \mathsf{V}_{\mathsf{S}}} = \frac{3.7\mathsf{V} \times 3.65\,\mathsf{k}\Omega}{6\mathsf{V} - 3.7\mathsf{V}} \approx 5.9\,\mathsf{k}\Omega$$

コンバータのタイミングと最大デューティ・サイクルのク ランプ

抵抗R<sub>RT</sub>およびR<sub>DMX</sub>によって、コンバータのタイミング と最大PWMデューティ・サイクルのクランプを設定します。

$$R_{\rm RT} = \frac{7.5 \times 10^9 \Omega \times \text{Hz}}{f_{\rm s}} = \frac{7.5 \times 10^9 \Omega \times \text{Hz}}{200 \text{ kHz}}$$
$$= 37.5 \text{ k}\Omega$$

設計に対して標準抵抗を選択します。

 $R_{BT} = 37.4 \text{ k}\Omega$ 

抵抗R<sub>DMX</sub>は、最大デューティ・サイクルのクランプ (D<sub>MAX</sub>)が0.97になるよう選択します。

$$R_{DMX} = R_{RT} (2 \times D_{MAX} - 1)$$
  
= 37.4k $\Omega$  (2 × 0.97 - 1) = 35 k $\Omega$   
設計に対して標準抵抗を選択します。

 $R_{DMX} = 34.8 \text{ k}\Omega$ 

#### 8. VOUTのプログラミング

抵抗R<sub>A</sub>は、VSENSE入力バイアス電流による誤差が最小 になり、PFCがディスエーブルのときの電源ライン上の負 荷が最小になるよう選択します。高電圧要件を満足するた め、抵抗R<sub>A</sub>は複数の抵抗を直列に接続して構成します。抵 抗R<sub>B</sub>の大きさによって、コンバータの出力電圧 (V<sub>OUT</sub>)を プログラミングします。

$$R_A = 3M\Omega$$

$$R_{B} = \frac{\frac{VREF}{2} \times R_{A}}{V_{OUT} - \frac{VREF}{2}} = \frac{3V \times 3M\Omega}{390V - 3V}$$
  

$$\approx 23.3k\Omega$$

設計に対して標準抵抗を選択します。

 $R_B = 23.2 \text{ k}\Omega$ 

また、出力電圧とVSENSEピンの間の $R_A$ と $R_B$ で形成される分圧抵抗回路により、過電圧保護スレッショルド ( $V_{OVP}$ )が設定されます。

$$V_{OVP} = 3.18V \frac{R_A + R_B}{R_B} = 3.18V \frac{3M\Omega + 23.2k\Omega}{23.2k\Omega}$$
  
\$\approx 414V\$

#### 9. VINAC分圧抵抗の設定

UCC28070では、適切な動作のためにライン入力のセンス も必要となります。これには、整流後のライン電圧から UCC28070のVINACピンとの間に分圧抵抗が必要です。単 純化のため、UCC28070はVSENSEピンと同じ分圧抵抗値を 使用するよう設計されています。UCC28070コントローラが 正しく動作するためには、VINAC分圧抵抗回路での抵抗 $R_A$ と $R_B$ の比が、VSENSE分圧抵抗回路と同じになる必要があ ります。適切な部品配置については、アプリケーション回 路図を参照してください。

#### 10. 電圧ループ構成

電圧ループの補償に使用される方法は、Lloyd Dixonに よって開発された補償方法に基づいています。Dixonによっ て書かれたこの補償方法の詳細説明が、『1990 Unitrode Power Supply Design SEM700, High Power Factor Switching Pre-regulator Design Optimization, Topic 7』(参考資料[2]) に記載されています。

コンデンサC<sub>PV</sub>の大きさは、低周波リップルを電圧アン プ出力範囲の3%未満にまで減衰するように設定されます。 これにより、高い電力係数が得られ、入力電流の高調波歪 が低減されます。

電圧アンプのトランスコンダクタンス・アンプ・ゲイン:

 $gm_V = 70 \ \mu S$ 

分圧抵抗回路の帰還ゲイン:

$$H = \frac{V_{VREF}}{V_{OUT}} = \frac{3V}{390V} \approx 0.0077$$

出力インピーダンス ( $Z_0$ ) は、低周波ブースト・コンデン サの出力リップル ( $V_{RIPPLE}$ )を電圧アンプの実効出力範囲 ( $\Delta VAO$ )の3%未満まで減衰できるように選択します。この インピーダンスは、帰還コンデンサ $C_{PV}$ を適切に選択する ことで設定されます。

$$\begin{split} Z_{O} &= \frac{\Delta VAO \times 0.03}{V_{\text{RIPPLE}} \times H \times gm_{V}} \\ &= \frac{3.2V \times 0.03}{14.5V \times 0.0077 \times 70 \mu S} \approx 12.3 \text{k}\Omega \end{split}$$

$$C_{PV} = \frac{1}{2\pi \times 2 \times f_{LINE} \times Z_{o}}$$
$$= \frac{1}{2\pi \times 2 \times 47 Hz \times 12.3 k\Omega} \approx 38 nF$$

設計に対して標準コンデンサを選択します。

 $C_{PV} = 150 nF$ 

電力係数を可能な限り高くするために、電圧ループ・クロ スオーバー周波数 (f<sub>CV</sub>) は次の式に基づいて設定する必要が あります。

D

$$\Delta VAO = 3.2 V$$

次に、電圧補償抵抗R<sub>ZV</sub>の大きさを、コンバータの電圧 ループ・クロスオーバー周波数に極が配置されるように設定 します。

$$\mathsf{R}_{\mathsf{ZV}} = \frac{1}{2\pi \times f_{\mathsf{CV}} \times \mathsf{C}_{\mathsf{PV}}} = \frac{1}{2\pi \times 10.6 \mathsf{Hz} \times 150 \mathsf{nF}}$$
  
\$\approx 96.4k\Omega\$

設計に対して標準抵抗を選択します。

 $R_{ZV} = 100 \text{ k}\Omega$ 

電圧補償コンデンサC<sub>ZV</sub>は、電圧ループのDCゲインを増加させるために使用され、クロスオーバーまでの位相マージンを大きくします。電圧ループに追加されるゼロは、クロスオーバー周波数の1/10に設定する必要があります。

$$C_{ZV} = \frac{1}{2\pi \times \frac{f_{CV}}{10} \times R_{ZV}} = \frac{1}{2\pi \times \frac{11Hz}{10} \times 100k\Omega}$$
  

$$\approx 1.5\mu F$$

以下の式を使用して、電圧補償回路のゲイン、電圧ルー プ電源段ゲイン、および電圧ループ・ゲインを見積もること ができます。また、これらの式から、ループ安定性をグラ フで確認することもできます。

周波数の関数としての電圧補償回路ゲイン(G<sub>CV</sub>(f)):

$$\begin{aligned} \mathbf{G}_{\mathsf{CV}}(f) &= \frac{\Delta \mathbf{V}_{\mathsf{VAO}}}{\Delta \mathbf{V}_{\mathsf{OUT}}} = \mathbf{H} \times \mathbf{gm}_{\mathsf{V}} \\ \times \frac{\mathbf{j} \times 2\pi \times f \times \mathbf{R}_{\mathsf{ZV}} \times \mathbf{C}_{\mathsf{ZV}} + 1}{\left(\mathbf{j} \times 2\pi \times f \times \left(\mathbf{C}_{\mathsf{ZV}} + \mathbf{C}_{\mathsf{PV}}\right)\right) \left[\frac{\mathbf{j} \times 2\pi \times f \times \mathbf{R}_{\mathsf{ZV}} \times \mathbf{C}_{\mathsf{ZV}} \times \mathbf{C}_{\mathsf{PV}}}{\mathbf{C}_{\mathsf{ZV}} + \mathbf{C}_{\mathsf{PV}}} + 1\right] \end{aligned}$$

周波数の関数としての電圧ループ電源段ゲイン(G<sub>PSV</sub>(f)):

$$G_{\mathsf{PSV}}(f) = \frac{\Delta \mathsf{V}_{\mathsf{OUT}}}{\Delta \mathsf{V}_{\mathsf{VAO}}} = \frac{\frac{\mathsf{P}_{\mathsf{OUT}}}{\eta}}{\Delta \mathsf{VAO}} \times \frac{\left|\frac{1}{\mathsf{j} \times 2\pi \times f \times \mathsf{C}_{\mathsf{OUT}}}\right|}{\mathsf{V}_{\mathsf{OUT}}}$$

$$f_{CV} = \sqrt{H \times gm_{V} \times \frac{\frac{\Gamma_{OUT}}{\eta}}{\Delta VAO} \times \frac{\frac{1}{j \times 2\pi \times C_{OUT}}}{V_{OUT}} \times \frac{1}{2 \times \pi \times C_{PV}}}$$
$$f_{CV} = \sqrt{0.0077 \times 70\mu S \times \frac{\frac{300W}{0.90}}{3.2V} \times \frac{1}{2 \times \pi \times 200\mu F \times 390V} \times \frac{1}{2 \times \pi \times 150nF}} \approx 11Hz$$

1

周波数の関数としての電圧ループ・ゲイン (dB)(TvdB(f)):

$$TvdB(f) = 20 \log (|G_{PSV}(f) \times G_{CV}(f)|)$$

図4に、理論的なループ・ゲイン (TvdB(f))を周波数の関数 として示します。図5に、理論的なループ位相(θv(f))を周 波数の関数として示します。これらの図から、電圧ループ が約9Hzでクロスオーバーし、位相マージンが60°であるこ とがわかります。電圧ループの補償は厳密に理論どおりに はならないため、ネットワーク・アナライザで確認し、必要 に応じて調整する必要があります。

#### 11. 電流ループ補償

電流シンセサイザの設定は、R<sub>SYN</sub>を正しく選択すること で行われます。

この設計例で使用されるインダクタは、無負荷から最大 負荷まで、350µH~140µHの間でスイングします。R<sub>SYN</sub>を 計算する際には、最大のインダクタンス値 (L1<sub>MAX</sub>)を使用 する必要があります。

$$\begin{split} R_{SYN} &= \frac{N_{CT} \times L1_{MAX} \frac{R_B}{R_A + R_B}}{R_S \times 0.1 nF} \\ &= \frac{50 \times 350 \mu H \times \frac{23.2 \text{ k}\Omega}{3M\Omega + 23.2 \text{k}\Omega}}{33.2\Omega \times 0.1 nF} \approx 40.5 \text{k}\Omega \end{split}$$

標準抵抗を選択します。

 $R_{SYN} = 38.3 k\Omega$ 



図 4. 理論的な電圧ループ・ゲイン(TvdB(f))

IMO抵抗は、汎用ライン・アプリケーションに対してデジ タル化された乗数を中央に設定するために、次の式で設定 する必要があります。

$$IMO = \frac{17 \times 10^{-6} A \times V_{INAC} (V_{VAOMAX} - 1V)}{K_{VFF}}$$
$$= \frac{17 \times 10^{-6} A \times 0.76V (5V - 1V)}{0.398V^2} \approx 130 \mu A$$

$$\begin{split} V_{I} &= \frac{0.95V \times \left(R_{A} + R_{B}\right)}{R_{B} \times \sqrt{2}} \\ &= \frac{0.76V \times \left(3M\Omega + 23.2k\Omega\right)}{23.2k\Omega \times \sqrt{2}} \approx 70V \end{split}$$

$$V_{2} = \frac{1.1 \times P_{OUT} \times \sqrt{2}}{2 \times \eta \times V1} \times \frac{1}{N_{CT}} \times R_{S}$$
$$= \frac{1.1}{2} \times \frac{300W\sqrt{2}}{0.92 \times 72V} \times \frac{1}{50} \times 33.2\Omega \approx 2.458V$$

$$\mathsf{R}_{\mathsf{IMO}} = \frac{\mathsf{V}_2}{\mathsf{IMO}} = \frac{1.93\mathsf{V}}{130\mu\mathsf{A}} \approx 18.9\mathsf{k}\Omega$$

計算値に近い標準抵抗を選択します。

$$R_{IMO} = 19.6 k\Omega$$



図 5. 理論的な電圧ループ位相(qv(f))

ー般に、PFCコンバータの電流ループは、コンバータの スイッチング周波数の1/10<sup>th</sup>~1/6<sup>th</sup>でクロスオーバーする よう設計されます。この設計例の電流ループは、単一ステー ジのスイッチング周波数の1/10でクロスオーバーするよう設 計します。電流ループを適切に補償するために、電流ループ のクロスオーバー周波数での電流ループの電源段ゲイン (Gps)を計算し、パッシブ部品R<sub>ZC1/2</sub>、C<sub>ZC1/2</sub>およびC<sub>PC1/2</sub>を 適切に選択する必要があります。

$$G_{PSC} = \frac{V_{OUT} \times R_S \times \frac{1}{N_{CT}}}{2\pi \times \frac{f_s}{10} \times L_{AVG} \times V_{RAMP}}$$
$$= \frac{390V \times 33.2\Omega \times \frac{1}{50}}{2\pi \times \frac{200 \text{ KHz}}{10} \times 245 \mu \text{H} \times 4.0 \text{V}} \approx 2.1$$

変数gmcは、電流アンプのトランスコンダクタンス電流 アンプ・ゲインです。

 $gm_C = 100 \ \mu S$ 

$$R_{ZC1} = R_{ZC2} = \frac{1}{gm_C \times G_{PSC}} = \frac{1}{100\mu S \times 2.1}$$
$$= 4.8k\Omega$$

$$C_{ZC1} = C_{ZC2} = \frac{1}{2\pi \frac{f_s}{10} \times R_{ZC}}$$
$$= \frac{1}{2\pi \frac{200 \text{ kHz}}{10} \times 4.8 \text{k}\Omega} \approx 1.7 \text{nF}$$

$$C_{PC1} = C_{PC2} = \frac{1}{2\pi \frac{fs}{22} \times R_{ZC}}$$
$$= \frac{1}{2\pi \frac{200 \text{ kHz}}{2} \times 4.8 \text{k}\Omega} \approx 333 \text{ pF}$$









電流ループ補償に対して、計算値に近い標準部品を選択 します。

$$R_{ZC1} = 4.02 \text{ k}\Omega, C_{ZC1} = 2.2 \text{ nF}, C_{PC1} = 330 \text{ pF}$$

理論的な電流ループ・ゲイン (TcdB(f)) およびループ位相 (θc(f)) をグラフで確認します。図6および図7のプロットか ら、理論的なループ・ゲインが約20kHzでクロスオーバーし、 位相マージンが約39°であることがわかります。

$$\mathsf{TcdB}(f) = 20 \log \left| \frac{\mathsf{V}_{\mathsf{OUT}} \times \mathsf{Rs} \times \frac{\mathsf{N}_{\mathsf{P}}}{\mathsf{N}_{\mathsf{S}}}}{j \times 2\pi \times f \times \mathsf{L1} \times \Delta \mathsf{V}_{\mathsf{RAMP}}} \times \mathsf{gm}_{\mathsf{C}} \times \frac{j \times 2\pi \times f \times \mathsf{R}_{\mathsf{ZC}} \times \mathsf{C}_{\mathsf{ZC}} + 1}{\left(j \times 2\pi \times f \times \left(\mathsf{C}_{\mathsf{ZC}} + \mathsf{C}_{\mathsf{PC}}\right)\right) \left[\frac{j \times 2\pi \times f \times \mathsf{R}_{\mathsf{ZC}} \times \mathsf{C}_{\mathsf{ZC}} \times \mathsf{C}_{\mathsf{PC}}}{\mathsf{C}_{\mathsf{ZC}} + \mathsf{C}_{\mathsf{PC}}} + 1\right]} \right|$$

### 12. ソフト・スタート

制御されたソフト・スタートを行うために、C<sub>SS</sub>コンデン サの値は、C<sub>ZV</sub>コンデンサの値と同じかそれより大きく設定 する必要があります。これは、C<sub>ZV</sub>コンデンサによって最小 のソフト・スタート時間が決まることを意味します。

$$t_{\text{SSMIN}} = \frac{2.25V \times C_{ZV}}{10 \mu A} = \frac{2.25V \times 1.5 \mu F}{10 \mu A} \approx 38 \text{ms}$$

 $C_{SS} \ge C_{ZV}$ 

ソフト・スタート時間(t<sub>SS</sub>)の長さを決定したら、タイミン グ・コンデンサC<sub>SS</sub>によってソフト・スタート・タイミングを 設定できます。この設計では、独自の要件として、ソフト・ スタート時間を200msとします。このソフト・スタート時間 に対して必要となる容量を計算すると、必要な最小容量よ りも小さくなります。

$$C_{ss} = \frac{10\mu A \times t_{ss}}{2.25V} = \frac{10\mu A \times 200ms}{2.25V} \approx 0.889\mu F$$

ここでは、 $C_{ZV}$ コンデンサに等しい $C_{SS}$ コンデンサ値を選択しました。

$$C_{ss} = 1.5 \,\mu F$$

# スペクトラム拡散によるEMI の低減

コンバータのスイッチング周波数のディザリングによっ てEMIを低減できることが示されています。抵抗 $R_{RDM}$ およ び $C_{CDR}$ を使用して、周波数ディザリングの大きさとレートを プログラミングします。この設計では、周波数ディザリン グの大きさ ( $f_{DM}$ )を30kHz、周波数ディザリング・レート ( $f_{DR}$ )を10kHzに設定しています。周波数は、抵抗 $R_{RT}$ で設 定される標準周波数を中心にディザリングされます。この 例では、周波数が約185kHzから215kHzまで10kHzのレート でディザリングされます。

 $f_{\rm DM} = 30 \rm kHz$ 

 $f_{\rm DR} = 10 \rm kHz$ 

$$R_{RDM} = \frac{937.5 \times 10^{6} \Omega}{f_{DM}} = \frac{937.5 \times 10^{6} \Omega}{30 \text{kHz}}$$
  
= 31.13 kΩ

$$C_{CDR} = \frac{0.0667 \times 10^{-9} F \times R_{RDM}}{f_{RD}}$$
  
=  $\frac{0.0667 \times 10^{-9} F \times 31.13 k\Omega}{10 kHz} = 208 pF_{RDM}$ 

$$R_{RDM} = 31.6 k\Omega$$

$$C_{CDR} = 220 \mu F$$

#### 14. 推奨PCBデバイス・レイアウト

インターリーブPFCの手法を用いると、PFCブースト・イン ダクタによる入力および出力のリップル電流が劇的に減少 するため、より小さく低コストなフィルタを使用できます。 インターリーブの利点を最大限に活かすため、出力フィル タ・コンデンサは、2つの相より後に配置し、ブースト・コン デンサに達する前に各相の電流が結合されるようにします。 他の電源管理デバイスと同様に、PCBのレイアウト時には、 スター・グランド手法を使用し、フィルタ・コンデンサと高 周波バイパス・コンデンサをデバイス・ピンおよびグランド・ ピンにできるだけ近づけて配置することが重要です。ブース ト・インダクタからの磁気結合による干渉を最小限に抑える ため、デバイスはブースト・インダクタから1インチ以上離 して配置する必要があります。また、デバイスを磁気素子 の下に配置しないことを推奨します。アプリケーションを 検証するために、300Wインターリーブのプロトタイプを構 築して評価しました。このプロトタイプは、電源段である マザーボードと、制御回路から成るドータボードから構成 されています。推奨レイアウトの回路図については、図8~ 図13を参照してください。ドータボードのコントローラに は、2つのジャンパJP1とJP2があります。これらのジャン パがオープンの場合、評価モジュールは周波数ディザリン グで動作します。これらのジャンパがショートされると、 周波数ディザリングがディスエーブルになり、同期入力を 通してEVMを同期できるようになります。



図8.300Wプロトタイプのドータボード・コントローラの回路図



図 9.300Wプロトタイプのマザーボードパワーステージ



図 10. ドータボードの上面レイアウト



図11.ドータボードの底面レイアウト



図 12. マザーボードの上面レイアウト



図 13. マザーボードの底面

# 15. 効率曲線

300Wプロトタイプは、このアプリケーション・ノートに記 載された設計情報に基づいて構築されています。このEVMの 特性を以下のグラフに示します。

#### 15.1 プロトタイプの効率





図 16. V<sub>IN</sub> = 230V、P<sub>OUT</sub> = 300Wでのプロトタイプの高調波成分

#### プロトタイプの力率 15.2











## 15.3 インダクタ・リップル電流の相殺 (CH2 = IL1、CH3 = IL2、M1 = IL1+IL2)



図 21. V<sub>IN</sub> = 85V RMS、ラインのピーク



図 22. V<sub>IN</sub> = 265V RMS、ラインのピーク



図 23. V<sub>IN</sub> = 265V RMS、ライン電圧が出力電圧の1/2



 $\boxtimes$  24.  $V_{IN}$  = 85V, POUT = 300W



 $\blacksquare$  25.  $V_{\rm IN}$  = 265V,  $P_{\rm OUT}$  = 300W

15.4 ライン・ドロップアウトからの回復
 (CH1 = 整流後のライン電圧、CH2 = IL1、CH3 = IL2、CH4 = VOUT)



図 26.  $V_{IN}$  = 115V、  $P_{OUT}$  = 300Wでのブラウンアウト

# 15.5 スタートアップ (CH2 = IL1、CH3 = IL2、CH4 = VOUT)



 $\boxtimes$  27.  $V_{IN}$  = 85,  $P_{OUT}$  = 300W



 $\blacksquare$  28.  $V_{IN}$  = 265,  $P_{OUT}$  = 300W

#### 15.6 EMIの測定

EVMにディザリングを適用した場合、準尖頭値 (QP) 測定 で4.35dBuVの低減が確認されました。EMIデータを得る上で ノイズをある程度クリーンアップするために、EVMのフロン ト・エンドにフィルタを追加しています。EMIの大きさは、 フィルタに応じて異なります。また、このフィルタは、周波 数ディザリングでEMIが減少することを示す目的で設定され ており、EMI要件を満足するようには設定されていません。

### 16. 参考資料

- Lazlo Balogh and Richard Redi, Power Factor Correction with Interleaved Boost, APEC 1993, pp. 168-174
- Lloyd Dixon, High Power Factor Switching Pre-regulator Design Optimization, Unitrode Power Supply Design Seminar SEM-700, 1990, Topic 7
- Brett Miwa, David Otten, Martin F. Schlecht, High Efficiency Power Factor Correction Using Interleaved Techniques IEEE 1992, pp. 557 to 568
- Michael O' Loughlin, 350W, Two Phase Interleaved PFC Pre-regulator Design Review, Texas Instrument Literature Number SLUA369, 2006
- Michael O' Louglin, An Interleaving PFC Pre-Regulator for High-Power Converters Unitrode/TI Power Supply Design Seminar SEM-1700, Topic 5
- P. Zumel, O. Garcia, J. A. Cobos, J. Uceda, EMI Reduction by Interleaving of Power Converters Presentation, APEC 2004
- 7. UCC28070 Data Sheet, Texas Instruments Literature Number SLUS794,



http://focus.ti.com/lit/ds/symlink/ucc28070.pdf

図 29. 周波数ディザリングなし、EMIフィルタなしでのEMI準尖頭値(QP)測定



図 30. 周波数ディザリングあり、EMIフィルタなしでのEMI準尖頭値(QP)測定

# ご注意

Texas Instruments Incorporated 及びその関連会社(以下総称してTIといいま す)は、最新のJESD46に従いその半導体製品及びサービスを修正し、改善、改 良、その他の変更をし、又は最新のJESD48に従い製品の製造中止またはサー ビスの提供を中止する権利を留保します。お客様は、発注される前に、関連する最 新の情報を取得して頂き、その情報が現在有効かつ完全なものであるかどうかご 確認下さい。全ての半導体製品は、ご注文の受諾の際に提示されるTIの標準販 売契約約款に従って販売されます。

TIは、その製品が、半導体製品に関するTIの標準販売契約約款に記載された 保証条件に従い、販売時の仕様に対応した性能を有していることを保証します。 検査及びその他の品質管理技法は、TI が当該保証を支援するのに必要とみな す範囲で行なわれております。各デバイスの全てのパラメーターに関する固有の 検査は、適用される法令によってそれ等の実行が義務づけられている場合を除 き、必ずしも行なわれておりません。

TIは、製品のアプリケーションに関する支援又はお客様の製品の設計について責 任を負うことはありません。TI 製部品を使用しているお客様の製品及びそのアプ リケーションについての責任はお客様にあります。TI 製部品を使用したお客様の 製品及びアプリケーションに関連する危険を最小のものとするため、適切な設計上 及び操作上の安全対策は、お客様にてお取り下さい。

TIは、TIの製品又はサービスが使用されている組み合せ、機械装置、又は方法 に関連しているTIの特許権、著作権、回路配置利用権、その他のTIの知的財 産権に基づいて何らかのライセンスを許諾するということは明示的にも黙示的にも 保証も表明もしておりません。TIが第三者の製品もしくはサービスについて情報を 提供することは、TIが当該製品又はサービスを使用することについてライセンスを 与えるとか、保証又は是認するということを意味しません。そのような情報を使用 するには第三者の特許その他の知的財産権に基づき当該第三者からライセンスを 得なければならない、又はTIの特許その他の知的財産権に基づきTIからライセ ンスを得て頂かなければならない場合もあります。

TIのデータ・ブック又はデータ・シートの中にある情報の重要な部分の複製は、 その情報に一切の変更を加えること無く、且つその情報と関連する全ての保証、 条件、制限及び通知と共になされる限りにおいてのみ許されるものとします。TI は、変更が加えられて文書化されたものについては一切責任を負いません。第三 者の情報については、追加的な制約に服する可能性があります。 TIの製品又はサービスについてTIが提示したパラメーターと異なる、又は、それ を超えてなされた説明で当該TI製品又はサービスを再販売することは、関連する TI製品又はサービスに対する全ての明示的保証、及び何らかの黙示的保証を無 効にし、且つ不公正で誤認を生じさせる行為です。TIは、そのような説明について は何の義務も責任も負いません。

TI からのアプリケーションに関する情報提供又は支援の一切に拘わらず、お客様 は、ご自身の製品及びご自身のアプリケーションにおける TI 製品の使用に関する法 的責任、規制、及び安全に関する要求事項の全てにつき、これをご自身で遵守する 責任があることを認め、且つそのことに同意します。お客様は、想定される不具合がも たらす危険な結果に対する安全対策を立案し実行し、不具合及びその帰結を監視 し、害を及ぼす可能性のある不具合の可能性を低減し、及び、適切な治癒措置を講 じるために必要な専門的知識の一切を自ら有することを表明し、保証します。お客様 は、TI 製品を安全でないことが致命的となるアプリケーションに使用したことから生じ る損害の一切につき、TI 及びその代表者にその全額の補償をするものとします。

TI 製品につき、安全に関連するアプリケーションを促進するために特に宣伝される 場合があります。そのような製品については、TIが目的とするところは、適用される 機能上の安全標準及び要求事項を満たしたお客様の最終製品につき、お客様が 設計及び製造ができるようお手伝いをすることにあります。それにも拘わらず、当該 TI 製品については、前のパラグラフ記載の条件の適用を受けるものとします。

FDAクラスIII(又は同様に安全でないことが致命的となるような医療機器)へのTI 製品の使用は、TIとお客様双方の権限ある役員の間で、そのような使用を行う際に ついて規定した特殊な契約書を締結した場合を除き、一切認められていません。

TIが軍需対応グレード品又は「強化プラスティック」製品として特に指定した製品 のみが軍事用又は宇宙航空用アプリケーション、若しくは、軍事的環境又は航空 宇宙環境にて使用されるように設計され、かつ使用されることを意図しています。 お客様は、TIがそのように指定していない製品を軍事用又は航空宇宙用に使う 場合は全てご自身の危険負担において行うこと、及び、そのような使用に関して必 要とされるすべての法的要求事項及び規制上の要求事項につきご自身のみの責 任により満足させることを認め、且つ同意します。

TIには、主に自動車用に使われることを目的として、ISO/TS 16949の要求事項 を満たしていると特別に指定した製品があります。当該指定を受けていない製品 については、自動車用に使われるようには設計されてもいませんし、使用されるこ とを意図しておりません。従いまして、前記指定品以外の TI 製品が当該要求事項 を満たしていなかったことについては、TI はいかなる責任も負いません。

Copyright © 2013, Texas Instruments Incorporated 日本語版 日本テキサス・インスツルメンツ株式会社

### 弊社半導体製品の取り扱い・保管について

半導体製品は、取り扱い、保管・輸送環境、基板実装条件によっては、お客様での実装前後に破壊/劣化、または故障を起こすことがあります。

弊社半導体製品のお取り扱い、ご使用にあたっては下記の点を遵守して下さい。 1. 静電気

- 素手で半導体製品単体を触らないこと。どうしても触る必要がある 場合は、リストストラップ等で人体からアースをとり、導電性手袋等 をして取り扱うこと。
- 弊社出荷梱包単位(外装から取り出された内装及び個装)又は製品
   単品で取り扱いを行う場合は、接地された導電性のテーブル上で(導 電性マットにアースをとったもの等)、アースをした作業者が行う こと。また、コンテナ等も、導電性のものを使うこと。
- マウンタやはんだ付け設備等、半導体の実装に関わる全ての装置類は、静電気の帯電を防止する措置を施すこと。
- 前記のリストストラップ・導電性手袋・テーブル表面及び実装装置 類の接地等の静電気帯電防止措置は、常に管理されその機能が確認 されていること。
- 2. 温·湿度環境
  - 温度:0~40℃、相対湿度:40~85%で保管・輸送及び取り扱いを行うこと。(但し、結露しないこと。)

● 直射日光があたる状態で保管・輸送しないこと。

- 3. 防湿梱包
  - 防湿梱包品は、開封後は個別推奨保管環境及び期間に従い基板実装 すること。
- 4. 機械的衝撃
  - 梱包品(外装、内装、個装)及び製品単品を落下させたり、衝撃を 与えないこと。
- 5. 熱衝撃
  - はんだ付け時は、最低限 260℃以上の高温状態に、10秒以上さら さないこと。(個別推奨条件がある時はそれに従うこと。)
- 6. 汚染
  - はんだ付け性を損なう、又はアルミ配線腐食の原因となるような汚 染物質(硫黄、塩素等ハロゲン)のある環境で保管・輸送しないこと。
  - はんだ付け後は十分にフラックスの洗浄を行うこと。(不純物含有 率が一定以下に保証された無洗浄タイプのフラックスは除く。)