ADC3244E

アクティブ

デュアルチャネル、14 ビット、125MSPS、拡張温度範囲 A/D コンバータ(ADC)

製品詳細

Sample rate (max) (Msps) 125 Resolution (Bits) 14 Number of input channels 2 Interface type Serial LVDS Analog input BW (MHz) 540 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 232 Architecture Pipeline SNR (dB) 73.3 ENOB (bit) 11.8 SFDR (dB) 94 Operating temperature range (°C) -50 to 105 Input buffer No
Sample rate (max) (Msps) 125 Resolution (Bits) 14 Number of input channels 2 Interface type Serial LVDS Analog input BW (MHz) 540 Features Low Power Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 232 Architecture Pipeline SNR (dB) 73.3 ENOB (bit) 11.8 SFDR (dB) 94 Operating temperature range (°C) -50 to 105 Input buffer No
VQFN (RGZ) 48 49 mm² 7 x 7
  • デュアル・チャネル
  • 14 ビット分解能
  • 単一電源:1.8V
  • シリアル LVDS インターフェイス (SLVDS)
  • 1、2、4 分周が可能な柔軟性の高い入力クロック・バッファ

  • fIN = 70MHz で SNR = 72.4dBFS、SFDR = 87dBc
  • 超低消費電力
    • 125MSPS で 116mW/Ch
  • チャネル分離:105dB
  • ディザおよびチョッパを内蔵
  • マルチチップの同期をサポート
  • 12 ビット・バージョンとピン互換
  • パッケージ:VQFN-48 (7mm × 7mm)
  • 拡張温度範囲:-50°C~+105°C
  • デュアル・チャネル
  • 14 ビット分解能
  • 単一電源:1.8V
  • シリアル LVDS インターフェイス (SLVDS)
  • 1、2、4 分周が可能な柔軟性の高い入力クロック・バッファ

  • fIN = 70MHz で SNR = 72.4dBFS、SFDR = 87dBc
  • 超低消費電力
    • 125MSPS で 116mW/Ch
  • チャネル分離:105dB
  • ディザおよびチョッパを内蔵
  • マルチチップの同期をサポート
  • 12 ビット・バージョンとピン互換
  • パッケージ:VQFN-48 (7mm × 7mm)
  • 拡張温度範囲:-50°C~+105°C

ADC3244E は線形性が高く、超低消費電力で、デュアル・チャネル、14 ビット、25MSPS~125MSPS の A/D コンバータ (ADC) です。このデバイスは、広いダイナミック・レンジを必要とする、条件の厳しい高周波の入力信号をサポートするために特に設計されています。入力クロック分周器により、システム・クロック・アーキテクチャを柔軟に設計でき、SYSREF 入力によりシステムの完全な同期を実現できます。

ADC3244E は、インターフェイスの配線数を減らすためにシリアル低電圧差動信号処理 (LVDS) をサポートしています。その結果、システムの集積密度を高めることができます。シリアル LVDS インターフェイスは 2 線式であり、各 ADC からのデータはシリアル化され、2 対の LVDS ペアで出力されます。内蔵のフェーズ・ロック・ループ (PLL) は、入力された ADC サンプリング・クロックを逓倍して、各チャネルの 14 ビットのデータをシリアル化するため使用されるビット・クロックを生成します。シリアル・データ・ストリームに加え、フレームとビット・クロックも LVDS 出力として送信されます。

 

ADC3244E は線形性が高く、超低消費電力で、デュアル・チャネル、14 ビット、25MSPS~125MSPS の A/D コンバータ (ADC) です。このデバイスは、広いダイナミック・レンジを必要とする、条件の厳しい高周波の入力信号をサポートするために特に設計されています。入力クロック分周器により、システム・クロック・アーキテクチャを柔軟に設計でき、SYSREF 入力によりシステムの完全な同期を実現できます。

ADC3244E は、インターフェイスの配線数を減らすためにシリアル低電圧差動信号処理 (LVDS) をサポートしています。その結果、システムの集積密度を高めることができます。シリアル LVDS インターフェイスは 2 線式であり、各 ADC からのデータはシリアル化され、2 対の LVDS ペアで出力されます。内蔵のフェーズ・ロック・ループ (PLL) は、入力された ADC サンプリング・クロックを逓倍して、各チャネルの 14 ビットのデータをシリアル化するため使用されるビット・クロックを生成します。シリアル・データ・ストリームに加え、フレームとビット・クロックも LVDS 出力として送信されます。

 

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC3244E デュアル・チャネル、14ビット、125MSPSのA/Dコンバータ データシート PDF | HTML 英語版 PDF | HTML 2019年 2月 20日
EVM ユーザー ガイド (英語) ADC3xxxEVM and ADC3xJxxEVM User's Guide (Rev. D) 2018年 8月 24日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC3244EVM — ADC3244 デュアルチャネル、14 ビット、125 MSPS ADC の評価基板

ADC3244 評価基板 (EVM) は、低消費電力、デュアルチャネル、14 ビット、125MSPS のA/Dコンバータ (ADC) である ADC3244 の性能を提示します。このボードは ADC3244 デバイスと、必要な電圧を供給する TI の各種電圧レギュレータを搭載しています。

ADC の入力は 1 個のトランス入力に接続されており、50Ω のシングルエンド信号源に接続できます。クロック入力はトランス入力から供給されており、50Ω のシングルエンド・クロック・ソースに接続できます。SYSREF 入力を実装しているので、システム全体の同期が可能です。オンボード USB 接続と GUI (...)

ユーザー ガイド: PDF
シミュレーション・モデル

ADC3244 IBIS Model

SLAM241.ZIP (31 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
VQFN (RGZ) 48 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ