ホーム インターフェイス イーサネット IC イーサネット・リタイマ、リドライバ、マルチプレクサ、バッファ

DS250DF230

アクティブ

25Gbps エンハンスド・マルチレート 2 チャネル・リタイマ

製品詳細

Type Retimer Mux Number of channels 2 Input compatibility AC-coupling, CML Speed (max) (Gbps) 25.8 Protocols 100GbE, 25GbE, CDFP, CFP2/CFP4, CPRI, IEEE802.3bj, Infiniband EDR, OIF-CEi-25G-LR/MR/SR/VSR Operating temperature range (°C) -40 to 85
Type Retimer Mux Number of channels 2 Input compatibility AC-coupling, CML Speed (max) (Gbps) 25.8 Protocols 100GbE, 25GbE, CDFP, CFP2/CFP4, CPRI, IEEE802.3bj, Infiniband EDR, OIF-CEi-25G-LR/MR/SR/VSR Operating temperature range (°C) -40 to 85
NFBGA (ZLS) 36 25 mm² 5 x 5 WQFN (RTV) 32 25 mm² 5 x 5
  • 信号コンディショニング内蔵のデュアル・チャネル・マルチレート・リタイマ
  • すべてのチャネルは独立に 19.6~25.8Gbps でロック (12.16512Gbps、9.8304Gbps、6.144Gbps などのサブレートを含む)
  • 非常に低いレイテンシ:25.78125Gbps のデータ・レートで 500ps 未満 (標準値)
  • アダプティブ連続時間リニア・イコライザ (CTLE)
  • 連続的なアダプティブ・デシジョン・フィードバック・イコライザ (DFE) により、温度範囲全体にわたってチャネル損失の大きな変動を補償可能
  • 結合イコライゼーションにより、12.9GHz で 35dB のチャネル損失をサポート
  • オンチップのアイ・モニタ (EOM)、PRBS パターン・チェッカおよびジェネレータ
  • 3 タップ FIR フィルタ付きの低ジッタ・トランスミッタ
  • 2×2 クロスポイントを内蔵
  • システム・クロック同期アプリケーション用に、チャネル 0 で復元クロックを利用可能
  • 単一電源で動作し、低ジッタの基準クロックは不要
  • 広い範囲の温度でロック状態を維持
  • 信号コンディショニング内蔵のデュアル・チャネル・マルチレート・リタイマ
  • すべてのチャネルは独立に 19.6~25.8Gbps でロック (12.16512Gbps、9.8304Gbps、6.144Gbps などのサブレートを含む)
  • 非常に低いレイテンシ:25.78125Gbps のデータ・レートで 500ps 未満 (標準値)
  • アダプティブ連続時間リニア・イコライザ (CTLE)
  • 連続的なアダプティブ・デシジョン・フィードバック・イコライザ (DFE) により、温度範囲全体にわたってチャネル損失の大きな変動を補償可能
  • 結合イコライゼーションにより、12.9GHz で 35dB のチャネル損失をサポート
  • オンチップのアイ・モニタ (EOM)、PRBS パターン・チェッカおよびジェネレータ
  • 3 タップ FIR フィルタ付きの低ジッタ・トランスミッタ
  • 2×2 クロスポイントを内蔵
  • システム・クロック同期アプリケーション用に、チャネル 0 で復元クロックを利用可能
  • 単一電源で動作し、低ジッタの基準クロックは不要
  • 広い範囲の温度でロック状態を維持

DS250DF230 デバイスは、2 チャネル、マルチレートのリタイマで、信号コンディショニング機能が内蔵されています。長距離で損失が大きくクロストークを受ける高速なシリアル・リンクの到達距離と堅牢性を拡張し、ビット・エラー・レート (BER) を 10-15 以下に抑えるために使用されます。

DS250DF230 の各チャネルは、19.6Gbps~25.8Gbps の連続した範囲のシリアル・データ・レート、またはサポートされているサブレート (÷2 および ÷4) へ独立にロックできます。これには 12.16512Gbps、9.8304Gbps、6.144Gbps などの主要なデータレートが含まれます。

DS250DF230 は、36 ピン NFBGA および 32 ピン QFN の 2 つのパッケージ・オプションで供給され、 5 × 5mm の小型のボディ・サイズを実現します。 NFBGA (ZLS) パッケージは、堅牢な性能と設計のしやすさを最小の BOM フットプリントで実現します。また、QFN (RTV) パッケージは、同様の性能特性を備え、ヒートシンクなしで最大 105℃ の PCB 温度に対応しています。

DS250DF230 デバイスは、2 チャネル、マルチレートのリタイマで、信号コンディショニング機能が内蔵されています。長距離で損失が大きくクロストークを受ける高速なシリアル・リンクの到達距離と堅牢性を拡張し、ビット・エラー・レート (BER) を 10-15 以下に抑えるために使用されます。

DS250DF230 の各チャネルは、19.6Gbps~25.8Gbps の連続した範囲のシリアル・データ・レート、またはサポートされているサブレート (÷2 および ÷4) へ独立にロックできます。これには 12.16512Gbps、9.8304Gbps、6.144Gbps などの主要なデータレートが含まれます。

DS250DF230 は、36 ピン NFBGA および 32 ピン QFN の 2 つのパッケージ・オプションで供給され、 5 × 5mm の小型のボディ・サイズを実現します。 NFBGA (ZLS) パッケージは、堅牢な性能と設計のしやすさを最小の BOM フットプリントで実現します。また、QFN (RTV) パッケージは、同様の性能特性を備え、ヒートシンクなしで最大 105℃ の PCB 温度に対応しています。

ダウンロード 字幕付きのビデオを表示 ビデオ

詳細

IBIS AMI モデル全体ととその他の情報が入手可能です。ご請求

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DS250DF230 25Gbps マルチレート 2 チャネル・リタイマ データシート (Rev. C 翻訳版) PDF | HTML 英語版 (Rev.C) PDF | HTML 2022年 3月 29日
アプリケーション・ノート Optimal Implementation of 25G-28G Ethernet Retimers versus Redrivers (Rev. B) PDF | HTML 2023年 5月 1日
アプリケーション・ノート DS250DF230 Design Considerations for RTV (QFN) Package PDF | HTML 2021年 3月 23日
EVM ユーザー ガイド (英語) DS250DF230EVM User Guide (Rev. A) 2019年 9月 3日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DS250DF230EVM — 25Gbps マルチレート 2 チャネル・リタイマの評価モジュール

The DS250DF230EVM allows for easy evaluation of the 25 Gbps retimer DS250DF230. Users are required to supply power and high speed traffic to the EVM via Huber+Suhner 1x8 MXP connectors. Huber+Suhner cables are not included.

Through the onboard USB2ANY connection and EVM software, users can evaluate (...)

ユーザー ガイド: PDF
シミュレーション・モデル

DS250DF230 IBIS Model

SNLM215.ZIP (34 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
NFBGA (ZLS) 36 オプションの表示
WQFN (RTV) 32 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ