ホーム パワー・マネージメント リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

LP3878-ADJ

アクティブ

イネーブル搭載、800mA、16V、調整可能な低ドロップアウト電圧レギュレータ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスにアップグレード機能を搭載した、ドロップ・イン代替製品
TLV767 アクティブ 調整可能出力と固定出力、1A、16V、正電圧低ドロップアウト (LDO) リニア・レギュレータ Better PSRR
TPS7A47 アクティブ イネーブル搭載、1A、36V、低ノイズ、高 PSRR、低ドロップアウト電圧レギュレータ Wider voltage range

製品詳細

Output options Adjustable Output Iout (max) (A) 0.8 Vin (max) (V) 16 Vin (min) (V) 2.5 Vout (max) (V) 5.5 Vout (min) (V) 1 Noise (µVrms) 18 Iq (typ) (mA) 5.5 Thermal resistance θJA (°C/W) 43 Rating Catalog Load capacitance (min) (µF) 10 Regulated outputs (#) 1 Features Enable Accuracy (%) 3 PSRR at 100 KHz (dB) 35 Dropout voltage (Vdo) (typ) (mV) 475 Operating temperature range (°C) -40 to 125
Output options Adjustable Output Iout (max) (A) 0.8 Vin (max) (V) 16 Vin (min) (V) 2.5 Vout (max) (V) 5.5 Vout (min) (V) 1 Noise (µVrms) 18 Iq (typ) (mA) 5.5 Thermal resistance θJA (°C/W) 43 Rating Catalog Load capacitance (min) (µF) 10 Regulated outputs (#) 1 Features Enable Accuracy (%) 3 PSRR at 100 KHz (dB) 35 Dropout voltage (Vdo) (typ) (mV) 475 Operating temperature range (°C) -40 to 125
HSOIC (DDA) 8 29.4 mm² 4.9 x 6 WSON (NGT) 8 16 mm² 4 x 4
  • Input Supply Voltage: 2.5 V to 16V
  • Output Voltage Range: 1 V to 5.5 V
  • Designed for Use With Low-ESR Ceramic
    Capacitors
  • Very Low Output Noise
  • 8-Lead SO PowerPAD and WSON Surface-
    Mount Packages
  • < 10-µA Quiescent Current in Shutdown
  • Low Ground Pin Current at all Loads
  • Overtemperature and Overcurrent Protection
  • –40°C to 125°C Operating Junction Temperature
    Range
  • Input Supply Voltage: 2.5 V to 16V
  • Output Voltage Range: 1 V to 5.5 V
  • Designed for Use With Low-ESR Ceramic
    Capacitors
  • Very Low Output Noise
  • 8-Lead SO PowerPAD and WSON Surface-
    Mount Packages
  • < 10-µA Quiescent Current in Shutdown
  • Low Ground Pin Current at all Loads
  • Overtemperature and Overcurrent Protection
  • –40°C to 125°C Operating Junction Temperature
    Range

The LP3878-ADJ is an 800-mA, adjustable output, voltage regulator designed to provide high performance and low noise in applications requiring output voltages as low as 1 V.

Using an optimized VIP (Vertically Integrated PNP) process, the LP3878-ADJ delivers superior performance:

  • Ground Pin Current: Typically 5.5 mA at 800-mA load, and 180 µA at 100-µA load.
  • Low Power Shutdown: The LP3878-ADJ draws less than 10-µA quiescent current when the SHUTDOWN pin is pulled low.
  • Precision Output: Ensured output voltage accuracy is 1% at room temperature.
  • Low Noise: Broadband output noise is only 18 µV (typical) with a 10-nF bypass capacitor.

The LP3878-ADJ is an 800-mA, adjustable output, voltage regulator designed to provide high performance and low noise in applications requiring output voltages as low as 1 V.

Using an optimized VIP (Vertically Integrated PNP) process, the LP3878-ADJ delivers superior performance:

  • Ground Pin Current: Typically 5.5 mA at 800-mA load, and 180 µA at 100-µA load.
  • Low Power Shutdown: The LP3878-ADJ draws less than 10-µA quiescent current when the SHUTDOWN pin is pulled low.
  • Precision Output: Ensured output voltage accuracy is 1% at room temperature.
  • Low Noise: Broadband output noise is only 18 µV (typical) with a 10-nF bypass capacitor.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
13 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LP3878-ADJ Micropower 800-mA Low-Noise "Ceramic Stable" Adjustable Voltage Regulator for 1-V to 5-V Applications データシート (Rev. D) PDF | HTML 2015年 2月 9日
アプリケーション・ノート A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
セレクション・ガイド 電源 IC セレクション・ガイド 2018 (Rev. R 翻訳版) 英語版 (Rev.R) 2018年 9月 13日
セレクション・ガイド Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
セレクション・ガイド 低ドロップアウト(LDO)レギュレータ クイック・リファレンス・ガイド (Rev. N 翻訳版) 最新英語版 (Rev.P) 2017年 8月 15日
技術記事 How LDOs contribute to power efficiency PDF | HTML 2016年 5月 13日
ユーザー・ガイド AN-1409 LP3878-ADJ Evaluation Board (Rev. D) 2013年 6月 2日
アプリケーション・ノート AN-2145 Power Considerations for SDI Products (Rev. B) 2013年 4月 26日
アプリケーション・ノート AN-2146 Power Design for SDI and Other Noise-Sensitive Devices (Rev. A) 2013年 4月 26日
アプリケーション・ノート AN-1950 Silently Powering Low Noise Applications (Rev. A) 2013年 4月 22日
ユーザー・ガイド High-IF Sub-sampling Receiver Subsystem User Guide 2012年 1月 27日
ユーザー・ガイド SP16130CH4RB Low IF Receiver Reference Design User Guide 2012年 1月 27日
ホワイト・ペーパー Using Power to Improve Signal-Path Performance 2006年 8月 1日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

LP3878-ADJ PSpice Transient Model (Rev. A)

SNVMBD2A.ZIP (669 KB) - PSpice Model
シミュレーション・モデル

LP3878-ADJ Unencrypted PSpice Transient Model (Rev. A)

SNVMBD1A.ZIP (2 KB) - PSpice Model
リファレンス・デザイン

TIDA-00360 — 700~2700 MHz 2 チャネル・レシーバ、16 ビット ADC および 100 MHz IF 帯域幅付き、リファレンス・デザイン

顧客のためにより高速なデータ・リンクを提供するという、ワイヤレス・ネットワークへの要求が高まっていることが原因で、トランシーバ・ハードウェアの性能向上と十分な帯域幅が求められています。これらは、標準化済みのマルチ・キャリア (搬送波) 周波数帯 (特定の状況では帯域アグリゲーションも使用) のサポート、十分なレシーバ感度、および混雑した環境で一般的に見受けられる強力なブロッキング信号が存在する状況でも機能を果たせる広いダイナミック・レンジの確保に役立ちます。このリファレンス・デザインは、ダウン・コンバージョン・ミキサ、デジタル可変ゲイン・アンプ (DVGA)、高速パイプライン A/D (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00531 — リニア・レギュレータ、ダイナミック電圧スケーリング電源リファレンス・デザイン

The TIDA-00531 reference design features dynamic voltage scaling (DVS) as a power management solution to power CPU/DSP core voltages.
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00431 — リファレンス・デザイン - RF サンプリング 4-GSPS ADC、8-GHz DC 結合差動アンプ付

Wideband radio frequency (RF) receivers allow greatly increased flexibility in radio designs. The wide instantaneous bandwidth allows flexible tuning without changing hardware and the ability to capture multiple channels at widely separated frequencies.

This reference design describes a wideband RF (...)

設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00988 — 160MHz 帯域ワイヤレス信号テスタのリファレンス・デザイン

This reference design implements an IF subsystem for a standard wireless signal tester with an active balun-amplifier (LMH5401), LC bandpass filter, 16-bit ADC (ADC31JB68) and clock cleaner and generator PLL (LMK04828). Measurements using modulated signals demonstrate reception of the signal with (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00597 — 低ノイズ電源ソリューション、リファレンス・デザイン、クロック・ジェネレータ用

The TIDA-00597 can provide very low noise output power for clock generator.
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00432 — Xilinx プラットフォームを使用する JESD204B ギガ-サンプル ADC の同期、フェーズ・アレイ・レーダー・システム用

Xilinx VC707 プラットフォームを使用して 2 個の ADC12J4000 評価モジュール(EVM)を互いに同期する方法を示したシステム・レベルのリファレンス・デザインです。このリファレンス・デザインの技術資料は、クロック・スキームを含め、必要なハードウェアの修正とデバイスの構成法について説明しています。評価モジュールごとに、サンプルの構成ファイルを提示しています。FPGA ファームウェアについて説明するほか、関連する Xilinx IP (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00353 — JESD204B シリアル・リンクのイコライゼーション最適化

データ・コンバータ用の JESD204B 高速シリアル・インターフェイスで生じるチャネル損失を補正する効果的な方法は、イコライゼーション技法を採用することです。このリファレンス・デザインは、デュアル 16 ビット、370 MSPS の A/D コンバータ(ADC)である ADC16DX370 を採用しており、この製品はディエンファシス・イコライゼーションを活用して、送信用の 7.4Gbps (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-00153 — 高速 ADC を使った JESD204B リンク・レイテンシ設計

JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
HSOIC (DDA) 8 オプションの表示
WSON (NGT) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ