ホーム インターフェイス 高速 SerDes FPD-Link SerDes

SN65LVDS93A-Q1

アクティブ

10MHz ~ 135MHz、28 ビット・フラット・パネル・ディスプレイ・リンク LVDS SerDes トランスミッタ

製品詳細

Function Serializer Color depth (bps) 24 Input compatibility LVCMOS Output compatibility LVDS Features Capable to Drive up to 10 meters STP Cable EMI reduction SSC Compatible Rating Automotive Operating temperature range (°C) -40 to 85
Function Serializer Color depth (bps) 24 Input compatibility LVCMOS Output compatibility LVDS Features Capable to Drive up to 10 meters STP Cable EMI reduction SSC Compatible Rating Automotive Operating temperature range (°C) -40 to 85
TSSOP (DGG) 56 113.4 mm² 14 x 8.1
  • 車載アプリケーション用にAEC-Q100認定済み
    • 温度グレード3: -40℃~85℃
    • HBM ESD分類レベル3
    • CDM ESD分類レベルC6
  • LVDS内蔵LCDパネルに直接接続できるLVDSディスプレイSerDesインターフェイス
  • パッケージ: 14mm×6.1mm TSSOP
  • 1.8V~3.3Vトレラントのデータ入力により、低消費電力、低電圧のアプリケーションおよびグラフィック・プロセッサへの直接接続が可能
  • 最高135Mppsの転送レート、ピクセル・クロック周波数範囲: 10MHz~135MHz
  • 低EMIでHVGAからHDまでのディスプレイ解像度に最適
  • 単一の3.3V電源で動作し、75MHzで170mW (標準値)
  • 28データ・チャネル+クロック入力(低電圧TTL)から、4データ・チャネル+クロック出力(低電圧差動)
  • ディセーブル時の消費電力: 1mW未満
  • 立ち上がりまたは立ち下がりクロック・エッジによる入力トリガを選択可能
  • スペクトラム拡散クロック(SSC)に対応
  • すべての OMAP™2x、OMAP™ 3x、 DaVinci™アプリケーション・プロセッサに対応
  • 車載アプリケーション用にAEC-Q100認定済み
    • 温度グレード3: -40℃~85℃
    • HBM ESD分類レベル3
    • CDM ESD分類レベルC6
  • LVDS内蔵LCDパネルに直接接続できるLVDSディスプレイSerDesインターフェイス
  • パッケージ: 14mm×6.1mm TSSOP
  • 1.8V~3.3Vトレラントのデータ入力により、低消費電力、低電圧のアプリケーションおよびグラフィック・プロセッサへの直接接続が可能
  • 最高135Mppsの転送レート、ピクセル・クロック周波数範囲: 10MHz~135MHz
  • 低EMIでHVGAからHDまでのディスプレイ解像度に最適
  • 単一の3.3V電源で動作し、75MHzで170mW (標準値)
  • 28データ・チャネル+クロック入力(低電圧TTL)から、4データ・チャネル+クロック出力(低電圧差動)
  • ディセーブル時の消費電力: 1mW未満
  • 立ち上がりまたは立ち下がりクロック・エッジによる入力トリガを選択可能
  • スペクトラム拡散クロック(SSC)に対応
  • すべての OMAP™2x、OMAP™ 3x、 DaVinci™アプリケーション・プロセッサに対応

SN65LVDS93A-Q1 FlatLink™トランスミッタは、単一の集積回路に4つの7ビット・パラレル・ロード/シリアル出力シフト・レジスタ、1つの7Xクロック・シンセサイザ、5つの低電圧差動信号(LVDS)ドライバを搭載しています。これらの機能により、5つの平衡対導体を介して28ビットのシングルエンドLVTTLデータを同期伝送して、SN75LVDS94などの対応レシーバ、およびLVDSレシーバ内蔵のLCDパネルで受信することができます。

送信時には、入力クロック信号(CLKIN)のエッジで、データ・ビットD0~D27がそれぞれレジスタにロードされます。クロックの立ち上がり/立ち下がりエッジは、クロック選択(CLKSEL)ピンで選択できます。CLKINの周波数を7倍にし、これを用いてデータ・レジスタを7ビット・スライスで直列にアンロードします。これにより、4つのシリアル・ストリームと位相ロックされたクロック(CLKOUT)がLVDS出力ドライバに出力されます。CLKOUTの周波数は入力クロックCLKINと同じです。

SN65LVDS93A-Q1は外付け部品が不要で、制御もほとんどまたは全く必要ありません。トランスミッタへの入力時とレシーバの出力時のデータ・バスは同じになり、ユーザーが意識することなくデータを伝送できます。ユーザーによる操作は、CLKSELにHIGHレベルを入力してクロック立ち上がりエッジを選択したり、LOWレベル入力で立ち下がりエッジを選択するほか、シャットダウン/クリア(SHTDN)を使用するくらいです。SHTDNはアクティブLOW入力であり、クロックを抑止してLVDS出力ドライバをシャットオフすることにより、消費電力を削減できます。この信号がLOWレベルになると、すべての内部レジスタはクリアされてLOWレベルになります。

SN65LVDS93A-Q1は周囲温度範囲-40℃~85℃で動作することを特長としています。

SN65LVDS93A-Q1 FlatLink™トランスミッタは、単一の集積回路に4つの7ビット・パラレル・ロード/シリアル出力シフト・レジスタ、1つの7Xクロック・シンセサイザ、5つの低電圧差動信号(LVDS)ドライバを搭載しています。これらの機能により、5つの平衡対導体を介して28ビットのシングルエンドLVTTLデータを同期伝送して、SN75LVDS94などの対応レシーバ、およびLVDSレシーバ内蔵のLCDパネルで受信することができます。

送信時には、入力クロック信号(CLKIN)のエッジで、データ・ビットD0~D27がそれぞれレジスタにロードされます。クロックの立ち上がり/立ち下がりエッジは、クロック選択(CLKSEL)ピンで選択できます。CLKINの周波数を7倍にし、これを用いてデータ・レジスタを7ビット・スライスで直列にアンロードします。これにより、4つのシリアル・ストリームと位相ロックされたクロック(CLKOUT)がLVDS出力ドライバに出力されます。CLKOUTの周波数は入力クロックCLKINと同じです。

SN65LVDS93A-Q1は外付け部品が不要で、制御もほとんどまたは全く必要ありません。トランスミッタへの入力時とレシーバの出力時のデータ・バスは同じになり、ユーザーが意識することなくデータを伝送できます。ユーザーによる操作は、CLKSELにHIGHレベルを入力してクロック立ち上がりエッジを選択したり、LOWレベル入力で立ち下がりエッジを選択するほか、シャットダウン/クリア(SHTDN)を使用するくらいです。SHTDNはアクティブLOW入力であり、クロックを抑止してLVDS出力ドライバをシャットオフすることにより、消費電力を削減できます。この信号がLOWレベルになると、すべての内部レジスタはクリアされてLOWレベルになります。

SN65LVDS93A-Q1は周囲温度範囲-40℃~85℃で動作することを特長としています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN65LVDS93A-Q1 FlatLink™トランスミッタ データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2018年 5月 15日
アプリケーション・ノート High-Speed Layout Guidelines for Reducing EMI for LVDS SerDes Designs 2018年 11月 9日
アプリケーション・ノート AN-1108 Channel-Link PCB and Interconnect Design-In Guidelines (Rev. A) 2018年 8月 3日
EVM ユーザー ガイド (英語) LVDS83BTSSOPEVM User's Guide 2017年 10月 13日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

LVDS83BTSSOPEVM — LVDS83BT 10 ~135MHz、28 ビット LVDS トランスミッタ / シリアライザの評価モジュール

The SN75LVDS83B transmitter contains four 7-bit parallel-load serial-out shift registers, a 7X clock synthesizer, and five Low-Voltage Differential Signaling (LVDS) line drivers in a single integrated circuit. These functions allow 28 bits of single-ended LVTTL data to be synchronously transmitted (...)
ユーザー ガイド: PDF
シミュレーション・モデル

SN65LVDS93A-Q1 IBIS Model

SLLM272.ZIP (25 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
TSSOP (DGG) 56 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ