SN74AHCT74

アクティブ

クリアとプリセット搭載、デュアル、ポジティブ エッジ トリガ D タイプ フリップ フロップ

製品詳細

Number of channels 2 Technology family AHCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Input type TTL-Compatible CMOS Output type Push-Pull Clock frequency (max) (MHz) 70 IOL (max) (mA) 8 IOH (max) (mA) -8 Supply current (max) (µA) 20 Features Balanced outputs, Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
Number of channels 2 Technology family AHCT Supply voltage (min) (V) 4.5 Supply voltage (max) (V) 5.5 Input type TTL-Compatible CMOS Output type Push-Pull Clock frequency (max) (MHz) 70 IOL (max) (mA) 8 IOH (max) (mA) -8 Supply current (max) (µA) 20 Features Balanced outputs, Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
PDIP (N) 14 181.42 mm² 19.3 x 9.4 SOIC (D) 14 51.9 mm² 8.65 x 6 SOP (NS) 14 79.56 mm² 10.2 x 7.8 SSOP (DB) 14 48.36 mm² 6.2 x 7.8 TSSOP (PW) 14 32 mm² 5 x 6.4 TVSOP (DGV) 14 23.04 mm² 3.6 x 6.4 VQFN (RGY) 14 12.25 mm² 3.5 x 3.5 WQFN (BQA) 14 7.5 mm² 3 x 2.5
  • 動作範囲:4.5V~5.5V
  • 低消費電力、I CC の最大値 10µA
  • 5V で ±8mA の出力駆動能力
  • 入力は TTL 電圧互換
  • JESD 17 準拠で 250mA 超のラッチアップ性能
  • 動作範囲:4.5V~5.5V
  • 低消費電力、I CC の最大値 10µA
  • 5V で ±8mA の出力駆動能力
  • 入力は TTL 電圧互換
  • JESD 17 準拠で 250mA 超のラッチアップ性能

AHCT74 デュアル・ポジティブ・エッジ・トリガ・デバイスは、D タイプ・フリップ・フロップです。

その他の入力のレベルに関係なく、プリセット ( PRE) 入力を Low レベルにすると出力は High になり、クリア ( CLR) 入力を Low レベルにすると出力は Low になります。 PRE と CLR が非アクティブ (High) の場合、セットアップ時間の要件を満たすデータ (D) 入力のデータは、クロック・パルスの正方向エッジで出力に転送されます。クロックのトリガは電圧レベルで発生し、クロック・パルスの立ち上がり時間とは直接関係しません。ホールド時間が経過した後、D 入力のデータは、出力のレベルに影響を及ぼさずに変更できます。

AHCT74 デュアル・ポジティブ・エッジ・トリガ・デバイスは、D タイプ・フリップ・フロップです。

その他の入力のレベルに関係なく、プリセット ( PRE) 入力を Low レベルにすると出力は High になり、クリア ( CLR) 入力を Low レベルにすると出力は Low になります。 PRE と CLR が非アクティブ (High) の場合、セットアップ時間の要件を満たすデータ (D) 入力のデータは、クロック・パルスの正方向エッジで出力に転送されます。クロックのトリガは電圧レベルで発生し、クロック・パルスの立ち上がり時間とは直接関係しません。ホールド時間が経過した後、D 入力のデータは、出力のレベルに影響を及ぼさずに変更できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスにアップグレード機能を搭載した、ドロップ・イン代替製品
CD74ACT74 アクティブ デュアル ポジティブ・エッジ・トリガ D-Type フリップ・フロップ、セット/リセット付 Higher average drive strength (24mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
21 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SNxAHCT74 デュアル・ポジティブ・エッジ・トリガ D タイプ・フリップ・フロップ、クリア / プリセット搭載 データシート (Rev. R 翻訳版) PDF | HTML 英語版 (Rev.R) PDF | HTML 2023年 11月 1日
アプリケーション・ノート Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
製品概要 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
アプリケーション・ノート Advanced High-Speed CMOS (AHC) Logic Family (Rev. C) 2002年 12月 2日
アプリケーション・ノート Texas Instruments Little Logic Application Report 2002年 11月 1日
アプリケーション・ノート TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
設計ガイド AHC/AHCT Designer's Guide February 2000 (Rev. D) 2000年 2月 24日
製品概要 Military Advanced High-Speed CMOS Logic (AHC/AHCT) (Rev. C) 1998年 4月 1日
アプリケーション・ノート Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
アプリケーション・ノート Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
アプリケーション・ノート CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
アプリケーション・ノート Live Insertion 1996年 10月 1日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
評価ボード

14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板

14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。

ユーザー ガイド: PDF | HTML
シミュレーション・モデル

SN74AHCT74 IBIS Model

SCLM075.ZIP (22 KB) - IBIS Model
リファレンス・デザイン

PMP7453 — 高効率 100W アクティブ・クランプ・フォワード、220V~400VDC 入力、28V/3.6A、リファレンス・デザイン

このリファレンス・デザインは、高電圧 DC 入力から 28V/100W の絶縁型出力を生成します。PFC フロント・エンド・レギュレータからの出力で動作することを想定しています。アクティブ・クランプ・フォワード・コンバータの制御には UCC2897A を使用します。自己駆動型の同期整流器により、92% 超の効率を達成できます。出力電流の直接センシングによって高精度の電流制限を行います。また、他のコンバータとの同期用にクロック・パルスを出力します。
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

PMP6961 — 220V ~400VDC 入力、12V/100W アクティブ・クランプ・フォワード

このリファレンス・デザインは、高電圧 DC 入力から 12V/100W の絶縁型出力を生成します。PFC フロント・エンド・レギュレータからの出力で動作することを想定しています。アクティブ・クランプ・フォワード・コンバータの制御には UCC2897A を使用します。自己駆動型の同期整流器により、91% 超の効率を達成できます。出力電流の直接センシングによって高精度の電流制限を行います。また、他のコンバータとの同期用にクロック・パルスを出力します。
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

PMP7413 — 220V ~ 400VDC 入力、5V/100W アクティブ・クランプ・フォワード

このリファレンス・デザインは、高電圧 DC 入力から 5V/100W の絶縁型出力を生成します。PFC フロント・エンド・レギュレータからの出力で動作することを想定しています。アクティブ・クランプ・フォワード・コンバータの制御には UCC2897A を使用します。自己駆動型の同期整流器により、91% の効率を達成できます。出力電流の直接センシングによって高精度の電流制限を行います。また、他のコンバータとの同期用にクロック・パルスを出力します。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
PDIP (N) 14 オプションの表示
SOIC (D) 14 オプションの表示
SOP (NS) 14 オプションの表示
SSOP (DB) 14 オプションの表示
TSSOP (PW) 14 オプションの表示
TVSOP (DGV) 14 オプションの表示
VQFN (RGY) 14 オプションの表示
WQFN (BQA) 14 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ