SN74LVC2G02 デュアル 2 入力正論理 NOR ゲート | TIJ.co.jp

SN74LVC2G02
この製品はすでに市場にリリースされており、ご購入できます。 一部の製品は、より新しい代替品を使用できる可能性があります。
デュアル 2 入力正論理 NOR ゲート

 

概要

このデュアル 2 入力の正論理 NOR ゲートは、1.65V~5.5V の VCC で動作するよう設計されています。

SN74LVC2G02 デバイスは、ブール関数 Y = A + B または Y = A × B を正論理で実行します。

ダイをパッケージとして使用する NanoFree™ パッケージ技術は、IC パッケージの概念を大きく覆すものです。

このデバイスは、Ioffを使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff回路が出力をディセーブルにするため、電源切断時にデバイスに電流が逆流して損傷に至ることを回避できます。

特長

  • テキサス・インスツルメンツの
    NanoFree™パッケージで供給
  • 5V VCC 動作をサポート
  • 5.5V までの入力電圧に対応
  • 最大 tpd:4.9ns (3.3V 時)
  • 低消費電力、最大 ICC:10µA
  • 3.3V において±24mA の出力駆動能力
  • 標準 VOLP (出力グランド・バウンス)
    < 0.8V (VCC = 3.3V、TA = 25°C)
  • 標準 VOHV (出力 VOH アンダーシュート)
    > 2V (VCC = 3.3V、TA = 25°C)
  • Ioff により部分的パワーダウン・モードでの動作をサポート
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を超える ESD 保護
    • 2000V、人体モデル (A114-A)
    • 1000V、デバイス帯電モデル (C101)

All trademarks are the property of their respective owners.

機能一覧

他の製品と比較 NOR ゲート メール Excelへダウンロード
Part number オーダー・オプション Technology Family VCC (Min) (V) VCC (Max) (V) Channels (#) Inputs per channel IOL (Max) (mA) IOH (Max) (mA) Input type Output type Features Data rate (Max) (Mbps) Rating Operating temperature range (C) Package size: mm2:W x L (PKG) Package Group
SN74LVC2G02 ご注文 LVC     1.65     5.5     2     2     32     -32     Standard CMOS     Push-Pull     Partial Power Down (Ioff)
Over-Voltage Tolerant Inputs
Very High Speed (tpd 5-10ns)    
100     Catalog     -40 to 125     8DSBGA: 3 mm2: 2.25 x 1.25 (DSBGA | 8)
8SM8: 12 mm2: 4 x 2.95 (SM8 | 8)
8VSSOP: 6 mm2: 3.1 x 2 (VSSOP | 8)    
DSBGA | 8
SM8 | 8
VSSOP | 8