TAS5352A
- Total Power Output (Bridge-Tied)
- 2 × 125 W at 10% THD+N Into 4 Ω
- 2 × 100 W at 10% THD+N Into 6 Ω
- Total Power Output (Single-Ended)
- 4 × 45 W at 10% THD+N Into 3 \xE2Ω
- 4 × 35 W at 10% THD+N Into 4 Ω
- Total Power Output (Parallel Mode)
- 1 × 250 W at 10% THD+N Into 2 Ω
- 1 × 195 W at 10% THD+N Into 3 Ω
- >110 dB SNR (A-Weighted With TAS5518 Modulator)
- <0.1% THD+N (1 W, 1 kHz)
- Supports PWM Frame Rates of 192 kHz to 432 kHz
- Resistor-Programmable Current Limit
- Integrated Self-Protection Circuitry, Including:
- Undervoltage Protection
- Overtemperature Warning and Error
- Overload Protection
- Short-Circuit Protection
- PWM Activity Detector
- Stand-Alone Protection Recovery
- Power-On-Reset (POR) to Eliminate System Power-Supply Sequencing
- High-Efficiency Power Stage (>90%) With 80-mΩ Output MOSFETs
- Thermally Enhanced 44-Pin HTSSOP Package (DDV)
- Error Reporting, 3.3-V and 5-V Compliant
- EMI Compliant When Used With Recommended System Design
The TAS5352A device is a high-performance, integrated stereo digital amplifier power stage designed to drive a 4-Ω bridge-tied load (BTL) at up to 125 W per channel with low harmonic distortion, low integrated noise, and low idle current.
The TAS5352A has a complete protection system integrated on-chip, safeguarding the device against a wide range of fault conditions that could damage the system. These protection features are short-circuit protection, overcurrent protection, undervoltage protection, overtemperature protection, and a loss of PWM signal (PWM activity detector).
A power-on-reset (POR) circuit is used to eliminate power-supply sequencing that is required for most power-stage designs.
お客様が関心を持ちそうな類似品
比較対象デバイスと類似の機能
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TAS5352A 125-W Stereo Digital Amplifier Power Stage データシート (Rev. A) | PDF | HTML | 2016年 12月 30日 | ||
アプリケーション・ノート | Guidelines for Measuring Audio Power Amplifier Performance (Rev. A) | 2019年 8月 26日 | ||||
アプリケーション・ノート | AN-1849 An Audio Amplifier Power Supply Design (Rev. C) | 2019年 6月 27日 | ||||
アプリケーション・ノート | AN-1737 Managing EMI in Class D Audio Applications (Rev. A) | 2013年 5月 1日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
HTSSOP (DDV) | 44 | オプションの表示 |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。