THS3217

アクティブ

DC ~ 800MHz、差動からシングルエンドに変換する DAC 出力アンプ

製品詳細

Architecture Current FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 8 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 15.8 GBW (typ) (MHz) 800 BW at Acl (MHz) 800 Acl, min spec gain (V/V) 3 Slew rate (typ) (V/µs) 5000 Vn at flatband (typ) (nV√Hz) 9 Vn at 1 kHz (typ) (nV√Hz) 40 Iq per channel (typ) (mA) 55 Vos (offset voltage at 25°C) (max) (mV) 18 Rail-to-rail No Features Differential-to-single-ended conversion, Shutdown Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 55 Input bias current (max) (pA) 4000000 Offset drift (typ) (µV/°C) 58 Iout (typ) (mA) 120 2nd harmonic (dBc) 60 3rd harmonic (dBc) 75 Frequency of harmonic distortion measurement (MHz) 20
Architecture Current FB Number of channels 1 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 8 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 15.8 GBW (typ) (MHz) 800 BW at Acl (MHz) 800 Acl, min spec gain (V/V) 3 Slew rate (typ) (V/µs) 5000 Vn at flatband (typ) (nV√Hz) 9 Vn at 1 kHz (typ) (nV√Hz) 40 Iq per channel (typ) (mA) 55 Vos (offset voltage at 25°C) (max) (mV) 18 Rail-to-rail No Features Differential-to-single-ended conversion, Shutdown Rating Catalog Operating temperature range (°C) -40 to 85 CMRR (typ) (dB) 55 Input bias current (max) (pA) 4000000 Offset drift (typ) (µV/°C) 58 Iout (typ) (mA) 120 2nd harmonic (dBc) 60 3rd harmonic (dBc) 75 Frequency of harmonic distortion measurement (MHz) 20
VQFN (RGV) 16 16 mm² 4 x 4
  • Input Stage: Internal Gain of 2-V/V
    • Buffered Differential Inputs
    • Single-Ended Low Impedance Output
    • Full-Power Bandwidth: 500-MHz (2 VPP)
  • Output Stage: Gain Externally Configurable
    • Full-Power Bandwidth: 500-MHz (5 VPP)
    • Slew Rate: 5000 V/µs
    • SPDT Input Switch / Multiplexer
  • Full Signal Path: Input Stage + Output Stage
    • HD2 (20 MHz, 5 VPP to 100-Ω Load): –60 dBc
    • HD3 (20 MHz, 5 VPP to 100-Ω Load): –75 dBc
    • 10-VPP Output to 100-Ω Load Using Split
      ±6.5-V Supply
    • 12-VPP Output to Heavy Capacitive Loads Using Single 15-V Supply
  • Internal DC Reference Buffer with Low Impedance Output
  • Power-Supply Range:
    • Split Supply: ±4 V to ±7.9 V
    • Single Supply: 8 V to 15.8 V
  • Input Stage: Internal Gain of 2-V/V
    • Buffered Differential Inputs
    • Single-Ended Low Impedance Output
    • Full-Power Bandwidth: 500-MHz (2 VPP)
  • Output Stage: Gain Externally Configurable
    • Full-Power Bandwidth: 500-MHz (5 VPP)
    • Slew Rate: 5000 V/µs
    • SPDT Input Switch / Multiplexer
  • Full Signal Path: Input Stage + Output Stage
    • HD2 (20 MHz, 5 VPP to 100-Ω Load): –60 dBc
    • HD3 (20 MHz, 5 VPP to 100-Ω Load): –75 dBc
    • 10-VPP Output to 100-Ω Load Using Split
      ±6.5-V Supply
    • 12-VPP Output to Heavy Capacitive Loads Using Single 15-V Supply
  • Internal DC Reference Buffer with Low Impedance Output
  • Power-Supply Range:
    • Split Supply: ±4 V to ±7.9 V
    • Single Supply: 8 V to 15.8 V

The THS3217 combines the key signal-chain components required to interface with a complementary-current output, digital-to-analog converter (DAC). The flexibility provided by this two-stage amplifier system delivers the low distortion, dc-coupled, differential to single-ended signal processing required by a wide range of systems. The input stage buffers the DAC resistive termination, and converts the signal from differential to single-ended with a fixed gain of 2 V/V. The differential to single-ended output is available externally for direct use, and can also be connected through an RLC filter or attenuator to the input of an internal output power stage (OPS). The wideband, current-feedback, output power stage provides all pins externally for flexible gain setting.

An internal 2×1 multiplexer (mux) to the output power stage noninverting input provides an easy means to select between the internal differential-to-single-ended stage (D2S) output or an external input.

An optional on-chip midsupply buffer provides a wideband, low-output-impedance source for biasing during single-supply operation through the signal-path stages. This feature provides very simple biasing for single-supply, ac-coupled applications operating up to a maximum 15.8-V supply. An external input to this buffer allows for a dc error-correction loop, or a simple output dc offset feature.

A companion device, the THS3215, provides the same functional features at lower quiescent power and bandwidth. The THS3217 and the THS3215 support the emerging high-speed Texas Instruments DACs for AWG applications, such as the DAC38J82.

The THS3217 combines the key signal-chain components required to interface with a complementary-current output, digital-to-analog converter (DAC). The flexibility provided by this two-stage amplifier system delivers the low distortion, dc-coupled, differential to single-ended signal processing required by a wide range of systems. The input stage buffers the DAC resistive termination, and converts the signal from differential to single-ended with a fixed gain of 2 V/V. The differential to single-ended output is available externally for direct use, and can also be connected through an RLC filter or attenuator to the input of an internal output power stage (OPS). The wideband, current-feedback, output power stage provides all pins externally for flexible gain setting.

An internal 2×1 multiplexer (mux) to the output power stage noninverting input provides an easy means to select between the internal differential-to-single-ended stage (D2S) output or an external input.

An optional on-chip midsupply buffer provides a wideband, low-output-impedance source for biasing during single-supply operation through the signal-path stages. This feature provides very simple biasing for single-supply, ac-coupled applications operating up to a maximum 15.8-V supply. An external input to this buffer allows for a dc error-correction loop, or a simple output dc offset feature.

A companion device, the THS3215, provides the same functional features at lower quiescent power and bandwidth. The THS3217 and the THS3215 support the emerging high-speed Texas Instruments DACs for AWG applications, such as the DAC38J82.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
THS3491 アクティブ 900MHz、大電力出力、電流帰還型アンプ Single channel, wider supply (32V), higher slew rate (8,000V/µs), 420mA high power output

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート THS3217 DC to 800-MHz, Differential-to-Single-Ended, DAC Output Amplifier データシート (Rev. B) PDF | HTML 2016年 2月 26日
技術記事 3 common questions when designing with high-speed amplifiers PDF | HTML 2020年 7月 17日
e-Book(PDF) The Signal - オペアンプ設計ブログ集 英語版 2018年 3月 23日
EVM ユーザー ガイド (英語) THS3215EVM and THS3217EVM User's Guide (Rev. A) 2016年 4月 6日
アプリケーション・ノート 高速オペアンプのノイズ解析 (Rev. A 翻訳版) 英語版 (Rev.A) 2007年 12月 5日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

THS3217EVM — THS3217 評価モジュール

This evaluation module (EVM) is a demonstration fixture for the THS3217 wideband, differential DAC to single-ended line driver. The EVM provides 50-Ω input and output termination for easy evaluation with common 50-Ω test equipment. The THS3217EVM enables performance evaluation of each (...)
ユーザー ガイド: PDF
シミュレーション・モデル

THS3217 PSpice Circuit Model

SBOMBL0.ZIP (51 KB) - PSpice Model
シミュレーション・モデル

THS3217 TINA-TI Reference Design

SBOM971.TSC (62 KB) - TINA-TI Reference Design
シミュレーション・モデル

THS3217 TINA-TI Spice Model

SBOM970.ZIP (15 KB) - TINA-TI Spice Model
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
計算ツール

VOLT-DIVIDER-CALC — Voltage divider calculation tool

The voltage divider calculation tool (VOLT-DIVIDER-CALC) quickly determines a set of resistors for a voltage divider. This KnowledgeBase JavaScript utility can be used to find a set of resistors for a voltage divider to achieve the desired output voltage. VOLT-DIVIDER-CALC can also be used to (...)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
リファレンス・デザイン

TIDA-00684 — 高帯域幅の任意波形ジェネレータのリファレンス・デザイン:DC または AC 結合、高電圧出力に対応

In TIDA-00684 reference design a quad-channel TSW3080 evaluation module (EVM) is developed to shows how to use an active amplifier interface with the DAC38J84 to demonstrate an arbitrary-waveform-generator frontend. The DAC38J84 provides four DAC channels with 16 bits of resolution with a maximum (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
VQFN (RGV) 16 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ