JAJSDT6 September 2017 TIC12400

PRODUCTION DATA. 

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1Absolute Maximum Ratings
    2. 6.2ESD Ratings
    3. 6.3Recommended Operating Conditions
    4. 6.4Thermal Information
    5. 6.5Electrical Characteristics
    6. 6.6Timing Requirements
    7. 6.7Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1Overview
    2. 8.2Functional Block Diagram
    3. 8.3Feature Description
      1. 8.3.1 VS Pin
      2. 8.3.2 VDD Pin
      3. 8.3.3 Device Initialization
      4. 8.3.4 Device Trigger
      5. 8.3.5  Device Reset
        1. 8.3.5.1VS Supply POR
        2. 8.3.5.2Hardware Reset
        3. 8.3.5.3Software Reset
      6. 8.3.6 VS Under-Voltage (UV) Condition
      7. 8.3.7 VS Over-Voltage (OV) Condition
      8. 8.3.8 Switch inputs Settings
        1. 8.3.8.1Input Current Source/Sink Selection
        2. 8.3.8.2Input Mode Selection
        3. 8.3.8.3Input Enable Selection
        4. 8.3.8.4Thresholds Adjustment
        5. 8.3.8.5Wetting Current Configuration
      9. 8.3.9 Interrupt Generation and INT Assertion
        1. 8.3.9.1INT Pin Assertion Scheme
        2. 8.3.9.2Interrupt Idle Time (tINT_IDLE) Time
        3. 8.3.9.3Microcontroller Wake-Up
        4. 8.3.9.4Interrupt Enable/disable And Interrupt generation Conditions
        5. 8.3.9.5Detection Filter
      10. 8.3.10Temperature Monitor
        1. 8.3.10.1Temperature Warning (TW)
        2. 8.3.10.2Temperature Shutdown (TSD)
      11. 8.3.11Parity Check And Parity Generation
      12. 8.3.12Cyclic Redundancy Check (CRC)
    4. 8.4Device Functional Modes
      1. 8.4.1Continuous Mode
      2. 8.4.2Polling Mode
        1. 8.4.2.1Standard Polling
        2. 8.4.2.2Matrix Polling
      3. 8.4.3Additional Features
        1. 8.4.3.1Clean Current Polling (CCP)
        2. 8.4.3.2Wetting Current Auto-Scaling
        3. 8.4.3.3VS Measurement
        4. 8.4.3.4Wetting Current Diagnostic
        5. 8.4.3.5ADC Self-Diagnostic
    5. 8.5Programming
      1. 8.5.1SPI Communication Interface Buses
        1. 8.5.1.1Chip Select (CS)
        2. 8.5.1.2System Clock (SCLK)
        3. 8.5.1.3Slave In (SI)
        4. 8.5.1.4Slave Out (SO)
      2. 8.5.2SPI Sequence
        1. 8.5.2.1Read Operation
        2. 8.5.2.2Write Operation
        3. 8.5.2.3Status Flag
    6. 8.6Register Maps
      1. 8.6.1 DEVICE_ID register (Offset = 1h) [reset = 20h]
      2. 8.6.2 INT_STAT Register (Offset = 2h) [reset = 1h]
      3. 8.6.3 CRC Register (Offset = 3h) [reset = FFFFh]
      4. 8.6.4 IN_STAT_MISC Register (Offset = 4h) [reset = 0h]
      5. 8.6.5 IN_STAT_COMP Register (Offset = 5h) [reset = 0h]
      6. 8.6.6 IN_STAT_ADC0 Register (Offset = 6h) [reset = 0h]
      7. 8.6.7 IN_STAT_ADC1 Register (Offset = 7h) [reset = 0h]
      8. 8.6.8 IN_STAT_MATRIX0 Register (Offset = 8h) [reset = 0h]
      9. 8.6.9 IN_STAT_MATRIX1 Register (Offset = 9h) [reset = 0h]
      10. 8.6.10ANA_STAT0 Register (Offset = Ah) [reset = 0h]
      11. 8.6.11ANA_STAT1 Register (Offset = Bh) [reset = 0h]
      12. 8.6.12ANA_STAT2 Register (Offset = Ch) [reset = 0h]
      13. 8.6.13ANA_STAT3 Register (Offset = Dh) [reset = 0h]
      14. 8.6.14ANA_STAT4 Register (Offset = Eh) [reset = 0h]
      15. 8.6.15ANA_STAT5 Register (Offset = Fh) [reset = 0h]
      16. 8.6.16ANA_STAT6 Register (Offset = 10h) [reset = 0h]
      17. 8.6.17ANA_STAT7 Register (Offset = 11h) [reset = 0h]
      18. 8.6.18ANA_STAT8 Register (Offset = 12h) [reset = 0h]
      19. 8.6.19ANA_STAT9 Register (Offset = 13h) [reset = 0h]
      20. 8.6.20ANA_STAT10 Register (Offset = 14h) [reset = 0h]
      21. 8.6.21ANA_STAT11 Register (Offset = 15h) [reset = 0h]
      22. 8.6.22ANA_STAT12 Register (Offset = 16h) [reset = 0h]
      23. 8.6.23CONFIG Register (Offset = 1Ah) [reset = 0h]
      24. 8.6.24IN_EN Register (Offset = 1Bh) [reset = 0h]
      25. 8.6.25CS_SELECT Register (Offset = 1Ch) [reset = 0h]
      26. 8.6.26WC_CFG0 Register (Offset = 1Dh) [reset = 0h]
      27. 8.6.27WC_CFG1 Register (Offset = 1Eh) [reset = 0h]
      28. 8.6.28CCP_CFG0 Register (Offset = 1Fh) [reset = 0h]
      29. 8.6.29CCP_CFG1 Register (Offset = 20h) [reset = 0h]
      30. 8.6.30THRES_COMP Register (Offset = 21h) [reset = 0h]
      31. 8.6.31INT_EN_COMP1 Register (Offset = 22h) [reset = 0h]
      32. 8.6.32INT_EN_COMP2 Register (Offset = 23h) [reset = 0h]
      33. 8.6.33INT_EN_CFG0 Register (Offset = 24h) [reset = 0h]
      34. 8.6.34INT_EN_CFG1 Register (Offset = 25h) [reset = 0h]
      35. 8.6.35INT_EN_CFG2 Register (Offset = 26h) [reset = 0h]
      36. 8.6.36INT_EN_CFG3 Register (Offset = 27h) [reset = 0h]
      37. 8.6.37INT_EN_CFG4 Register (Offset = 28h) [reset = 0h]
      38. 8.6.38THRES_CFG0 Register (Offset = 29h) [reset = 0h]
      39. 8.6.39THRES_CFG1 Register (Offset = 2Ah) [reset = 0h]
      40. 8.6.40THRES_CFG2 Register (Offset = 2Bh) [reset = 0h]
      41. 8.6.41THRES_CFG3 Register (Offset = 2Ch) [reset = X]
      42. 8.6.42THRES_CFG4 Register (Offset = 2Dh) [reset = X]
      43. 8.6.43THRESMAP_CFG0 Register (Offset = 2Eh) [reset = 0h]
      44. 8.6.44THRESMAP_CFG1 Register (Offset = 2Fh) [reset = 0h]
      45. 8.6.45THRESMAP_CFG2 Register (Offset = 30h) [reset = 0h]
      46. 8.6.46Matrix Register (Offset = 31h) [reset = 0h]
      47. 8.6.47Mode Register (Offset = 32h) [reset = 0h]
    7. 8.7Programming Guidelines
  9. Application and Implementation
    1. 9.1Application Information
    2. 9.2Digital IO Switches and Analog Voltage Monitoring
      1. 9.2.1Design Requirements
      2. 9.2.2Detailed Design Procedure
      3. 9.2.3Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1Layout Guidelines
    2. 11.2Layout Example
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1ドキュメントの更新通知を受け取る方法
    2. 12.2コミュニティ・リソース
    3. 12.3商標
    4. 12.4静電気放電に関する注意事項
    5. 12.5Glossary
  13. 13メカニカル、パッケージ、および注文情報

特長

  • 6.5V~35Vの電源電圧(VS)で動作し、過電圧および低電圧警告機能を搭載
  • 最大24の直接スイッチ入力を監視し、そのうち10の入力はグランドまたは電源に接続されているスイッチを監視するよう構成可能
  • スイッチ入力は40Vと、-24Vまでの逆電源に耐えられる
  • 6つの構成可能なウェット電流設定:
    (0mA、1mA、2mA、5mA、10mA、15mA)
  • 内蔵の10ビットADCによるマルチポジション・アナログ・スイッチ監視
  • 内蔵コンパレータに、入力を監視するため4つのスレッショルドをプログラム可能
  • ポーリング・モードでの極めて低い動作電流:
    標準値68μA (tPOLL=64ms、tPOLL_ACT=128μs、
    24の入力がすべてアクティブ、コンパレータ・モード、すべてのスイッチが開)
  • 3.3V/5Vのシリアル・ペリフェラル・インターフェイス(SPI)プロトコルを使用してMCUに直接接続
  • 割り込み生成により、すべての入力でウェークアップ動作をサポート
  • 電源および温度センシングを内蔵
  • 適切な外付けコンポーネントにより、IEC 61000-4-2に準拠した入力ピンで、±8kVの接触放電ESD保護を実現
  • 38ピンTSSOPパッケージ

アプリケーション

  • 信号測定
  • PLC、DCS、およびPAC
  • 計装機器

概要

TIC12400は高度な複数スイッチ検出インターフェイス(MSDI)デバイスで、外部のスイッチの状態を検出するよう設計されています。TIC12400は24の直接入力をサポートし、そのうち10はデジタルI/Oスイッチを監視するよう構成可能です。各入力には6つのウェット電流設定をプログラミングでき、各種のアプリケーション・シナリオに対応できます。TIC12400には10ビットADCが内蔵されており、マルチポジション・アナログ・スイッチを監視します。また、コンパレータによりMCUと独立にデジタル・スイッチを監視します。このデバイスは、すべてのスイッチ入力でウェークアップ動作をサポートするため、MCUを継続的にアクティブにしておく必要がなくなり、システムの消費電力を削減できます。TIC12400は、連続モードとポーリング・モードの2つの動作モードをサポートしています。連続モードでは、ウェット電流が連続的に供給されます。ポーリング・モードでは、プログラマブル・タイマに基づいてウェット電流が定期的にオンになり、入力状態をサンプリングするため、システムの消費電力を大幅に削減できます。また、TIC12400には各種のフォルト検出および診断機能が搭載されているため、システムの堅牢性向上に役立ちます。

製品情報(1)

型番パッケージ本体サイズ(公称)
TIC12400TSSOP (38)9.70mm×4.40mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。

概略回路図

TIC12400 App_diagram.gif