自動または S/W 制御のパワーダウン機能搭載、8 ビット、1.25MSPS、シングルチャネル、ハードウェア構成可能、低消費電力 ADC

製品詳細

Resolution (Bits) 8 Sample rate (max) (ksps) 1250 Number of input channels 1 Interface type Parallel Architecture SAR Input type Single-ended Rating Catalog Reference mode External Input voltage range (max) (V) 5.5 Input voltage range (min) (V) 0 Features Oscillator Operating temperature range (°C) -40 to 85 Power consumption (typ) (mW) 12 Analog supply (min) (V) 2.7 Analog supply voltage (max) (V) 5.5 SNR (dB) 49 Digital supply (min) (V) 2.7 Digital supply (max) (V) 5.5
Resolution (Bits) 8 Sample rate (max) (ksps) 1250 Number of input channels 1 Interface type Parallel Architecture SAR Input type Single-ended Rating Catalog Reference mode External Input voltage range (max) (V) 5.5 Input voltage range (min) (V) 0 Features Oscillator Operating temperature range (°C) -40 to 85 Power consumption (typ) (mW) 12 Analog supply (min) (V) 2.7 Analog supply voltage (max) (V) 5.5 SNR (dB) 49 Digital supply (min) (V) 2.7 Digital supply (max) (V) 5.5
SOIC (DW) 24 159.65 mm² 15.5 x 10.3 TSSOP (PW) 24 49.92 mm² 7.8 x 6.4
  • Fast Throughput Rate: 1.25 MSPS at 5 V, 625 KSPS at 3 V
  • Wide Analog Input: 0 V to AVDD
  • Differential Nonlinearity Error: < ± 0.5 LSB
  • Integral Nonlinearity Error: < ± 0.5 LSB
  • Single 2.7-V to 5.5-V Supply Operation
  • Low Power: 12 mW at 3 V and 35 mW at 5 V
  • Auto Power Down of 1 mA Max
  • Software Power Down: 10 uA Max
  • Internal OSC
  • Hardware Configurable
  • DSP and Microcontroller Compatible Parallel Interface
  • Binary/Twos Complement Output
  • Hardware Controlled Extended Sampling
  • Hardware or Software Start of Conversion
  • Applications
    • Mass Storage and HDD
    • Automotive
    • Digital Servos
    • Process Control
    • General-Purpose DSP
    • Image Sensor Processing
  • Fast Throughput Rate: 1.25 MSPS at 5 V, 625 KSPS at 3 V
  • Wide Analog Input: 0 V to AVDD
  • Differential Nonlinearity Error: < ± 0.5 LSB
  • Integral Nonlinearity Error: < ± 0.5 LSB
  • Single 2.7-V to 5.5-V Supply Operation
  • Low Power: 12 mW at 3 V and 35 mW at 5 V
  • Auto Power Down of 1 mA Max
  • Software Power Down: 10 uA Max
  • Internal OSC
  • Hardware Configurable
  • DSP and Microcontroller Compatible Parallel Interface
  • Binary/Twos Complement Output
  • Hardware Controlled Extended Sampling
  • Hardware or Software Start of Conversion
  • Applications
    • Mass Storage and HDD
    • Automotive
    • Digital Servos
    • Process Control
    • General-Purpose DSP
    • Image Sensor Processing

The TLV571 is an 8-bit data acquisition system that combines a high-speed 8-bit ADC and a parallel interface. The device contains two on-chip control registers allowing control of software conversion start and power down via the bidirectional parallel port. The control registers can be set to a default mode using a dummy RD\ while WR\ is tied low allowing the registers to be hardware configurable.

The TLV571 operates from a single 2.7-V to 5.5-V power supply. It accepts an analog input range from 0 V to AVDD and digitizes the input at a maximum 1.25 MSPS throughput rate at 5 V. The power dissipations are only 12 mW with a 3-V supply or 35 mW with a 5-V supply. The device features an auto power-down mode that automatically powers down to 1 mA 50 ns after conversion is performed. In software power-down mode, the ADC is further powered down to only 10 uA.

Very high throughput rate, simple parallel interface, and low power consumption make the TLV571 an ideal choice for high-speed digital signal processing.

The TLV571 is an 8-bit data acquisition system that combines a high-speed 8-bit ADC and a parallel interface. The device contains two on-chip control registers allowing control of software conversion start and power down via the bidirectional parallel port. The control registers can be set to a default mode using a dummy RD\ while WR\ is tied low allowing the registers to be hardware configurable.

The TLV571 operates from a single 2.7-V to 5.5-V power supply. It accepts an analog input range from 0 V to AVDD and digitizes the input at a maximum 1.25 MSPS throughput rate at 5 V. The power dissipations are only 12 mW with a 3-V supply or 35 mW with a 5-V supply. The device features an auto power-down mode that automatically powers down to 1 mA 50 ns after conversion is performed. In software power-down mode, the ADC is further powered down to only 10 uA.

Very high throughput rate, simple parallel interface, and low power consumption make the TLV571 an ideal choice for high-speed digital signal processing.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと類似の機能
ADS8661 アクティブ +5V 電源電圧でプログラマブルな入力電圧範囲(±12/±10/±6/±5/±2.5V)に対応する 12 ビット、1.25MSPS、1 チャネル SAR ADC Higher resolution, different interface

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート 2.7 V To 5.5 V, 1-Channel, 8-Bit Parallel ADC データシート (Rev. A) 2000年 2月 9日
e-Book(PDF) Best of Baker's Best: Precision Data Converters -- SAR ADCs 2015年 5月 21日
アプリケーション・ノート Determining Minimum Acquisition Times for SAR ADCs, part 2 2011年 3月 17日
ユーザー・ガイド Characteristics, Operation, and Use of the TLV571/TLV157x EVM (Rev. A) 2000年 11月 30日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 ダウンロード
SOIC (DW) 24 オプションの表示
TSSOP (PW) 24 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ