TMS320C6672

アクティブ

高性能デュアル・コア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz

製品詳細

DSP type 2 C66x DSP (max) (MHz) 1000, 1250, 1500 CPU 32-/64-bit Operating system DSP/BIOS Security Crypto accelerators Ethernet MAC 2-Port 1Gb switch PCIe 2 PCIe Gen2 Rating Catalog Operating temperature range (°C) -40 to 100
DSP type 2 C66x DSP (max) (MHz) 1000, 1250, 1500 CPU 32-/64-bit Operating system DSP/BIOS Security Crypto accelerators Ethernet MAC 2-Port 1Gb switch PCIe 2 PCIe Gen2 Rating Catalog Operating temperature range (°C) -40 to 100
FCBGA (CYP) 841 576 mm² 24 x 24
  • Two TMS320C66x DSP Core Subsystems at 1.00 GHz and 1.25GHz
    • 80 GMAC/40 GFLOP @ 1.2GHz
    • 32KB L1P, 32KB L1D, 512KB L2 Per Core
    • 2 MB Shared L2
  • Multicore Navigator and TeraNet Switch Fabric - 2 Tb
  • Network Coprocessors- Packet Accelerator, Security Accelerator
  • Four Lanes of SRIO 2.1 - 5 Gbaud Per Lane Full Duplex
  • Two Lanes PCIe Gen2 - 5 Gbaud Per Lane Full Duplex
  • HyperLink - 50Gbaud Operation, Full Duplex
  • Ethernet MAC Subsystem - Two SGMII Ports w/ 10/100/1000 Mbps operation
  • 64-Bit DDR3 Interface (DDR3-1600) - 8 GByte Addressable Memory Space
  • 16-Bit EMIF - Async SRAM, NAND and NOR Flash Support
  • Two Telecom Serial Ports (TSIP) - 2/4/8 Lanes at 32.768/16.384/8.192
  • UART Interface
  • I2C Interface
  • 16 GPIO Pins
  • SPI Interface
  • Sixteen 64-Bit Timers
  • Three On-Chip PLLs
  • Two TMS320C66x DSP Core Subsystems at 1.00 GHz and 1.25GHz
    • 80 GMAC/40 GFLOP @ 1.2GHz
    • 32KB L1P, 32KB L1D, 512KB L2 Per Core
    • 2 MB Shared L2
  • Multicore Navigator and TeraNet Switch Fabric - 2 Tb
  • Network Coprocessors- Packet Accelerator, Security Accelerator
  • Four Lanes of SRIO 2.1 - 5 Gbaud Per Lane Full Duplex
  • Two Lanes PCIe Gen2 - 5 Gbaud Per Lane Full Duplex
  • HyperLink - 50Gbaud Operation, Full Duplex
  • Ethernet MAC Subsystem - Two SGMII Ports w/ 10/100/1000 Mbps operation
  • 64-Bit DDR3 Interface (DDR3-1600) - 8 GByte Addressable Memory Space
  • 16-Bit EMIF - Async SRAM, NAND and NOR Flash Support
  • Two Telecom Serial Ports (TSIP) - 2/4/8 Lanes at 32.768/16.384/8.192
  • UART Interface
  • I2C Interface
  • 16 GPIO Pins
  • SPI Interface
  • Sixteen 64-Bit Timers
  • Three On-Chip PLLs

The TMS320C6672 Multicore Fixed and Floating Point Digital Signal Processor is based on TI's KeyStone multicore architecture. Integrated with two C66x CorePac DSPs, each core runs at 1.0 to 1.25 GHz enabling up to 2.5 GHz. The device supports high-performance signal processing applications such as mission critical, medical imaging, test, and automation. The C6672 platform is power efficient and easy to use. The C66x CorePac DSP is fully backward compatible with all existing C6000 family of fixed and floating point DSPs.

The TMS320C6672 Multicore Fixed and Floating Point Digital Signal Processor is based on TI's KeyStone multicore architecture. Integrated with two C66x CorePac DSPs, each core runs at 1.0 to 1.25 GHz enabling up to 2.5 GHz. The device supports high-performance signal processing applications such as mission critical, medical imaging, test, and automation. The C6672 platform is power efficient and easy to use. The C66x CorePac DSP is fully backward compatible with all existing C6000 family of fixed and floating point DSPs.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
66 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TMS320C6672 Multicore Fixed and Floating-Point Digital Signal Processor データシート (Rev. E) 2014年 5月 7日
* エラッタ TMS320C6672 Fixed & Floating-Point DSP Silicon Errata (Revisions 1.0, 2.0) (Rev. H) 2015年 6月 29日
アプリケーション・ノート DDR3 Design Requirements for KeyStone Devices (Rev. D) PDF | HTML 2022年 7月 7日
アプリケーション・ノート Keystone Error Detection and Correction EDC ECC (Rev. A) 2021年 6月 25日
アプリケーション・ノート How to Migrate CCS 3.x Projects to the Latest CCS (Rev. A) PDF | HTML 2021年 5月 19日
ユーザー・ガイド SYS/BIOS (TI-RTOS Kernel) User's Guide (Rev. V) 2020年 6月 1日
アプリケーション・ノート Using DSPLIB FFT Implementation for Real Input and Without Data Scaling PDF | HTML 2019年 6月 11日
アプリケーション・ノート Keystone Bootloader Resources and FAQ 2019年 5月 29日
アプリケーション・ノート Keystone Multicore Device Family Schematic Checklist PDF | HTML 2019年 5月 17日
アプリケーション・ノート Hardware Design Guide for KeyStone Devices (Rev. D) 2019年 3月 21日
アプリケーション・ノート KeyStone I DDR3 interface bring-up 2019年 3月 6日
アプリケーション・ノート Thermal Design Guide for DSP and Arm Application Processors (Rev. B) 2017年 8月 14日
ユーザー・ガイド Phase-Locked Loop (PLL) for KeyStone Devices User's Guide (Rev. I) 2017年 7月 26日
アプリケーション・ノート KeyStone I DDR3 Initialization (Rev. E) 2016年 10月 28日
アプリケーション・ノート SERDES Link Commissioning on KeyStone I and II Devices 2016年 4月 13日
ユーザー・ガイド Enhanced Direct memory Access 3 (EDMA3) for KeyStone Devices User's Guide (Rev. B) 2015年 5月 6日
ユーザー・ガイド Multicore Navigator (CPPI) for KeyStone Architecture User's Guide (Rev. H) PDF | HTML 2015年 4月 9日
ユーザー・ガイド DDR3 Memory Controller for KeyStone I Devices User's Guide (Rev. E) 2015年 1月 20日
アプリケーション・ノート TI Keystone DSP Hyperlink SerDes IBIS-AMI Models 2014年 10月 9日
アプリケーション・ノート TI Keystone DSP PCIe SerDes IBIS-AMI Models 2014年 10月 9日
ユーザー・ガイド Power Sleep Controller (PSC) for KeyStone Devices User's Guide (Rev. C) 2014年 9月 4日
ユーザー・ガイド Serial RapidIO (SRIO) for KeyStone Devices User's Guide (Rev. C) 2014年 9月 3日
その他の技術資料 KeyStone Lab Manual - Training 2014年 6月 5日
ユーザー・ガイド System Analyzer User's Guide (Rev. F) 2013年 11月 18日
ユーザー・ガイド PCI Express (PCIe) for KeyStone Devices User's Guide (Rev. D) 2013年 9月 30日
ユーザー・ガイド DSP Bootloader for KeyStone Architecture User's Guide (Rev. C) 2013年 7月 15日
ホワイト・ペーパー Another Look at the Future of Medical Processing 2013年 7月 12日
ホワイト・ペーパー Medical Software Development on Keystone Devices 2013年 7月 12日
ホワイト・ペーパー Accelerating high-performance computing development with Desktop Linux SDK 2013年 7月 8日
ユーザー・ガイド Gigabit Ethernet Switch Subsystem for KeyStone Devices User's Guide (Rev. D) 2013年 7月 3日
ユーザー・ガイド C66x CorePac User's Guide (Rev. C) 2013年 6月 28日
ユーザー・ガイド Memory Protection Unit (MPU) for KeyStone Devices User's Guide (Rev. A) 2013年 6月 28日
ユーザー・ガイド HyperLink for KeyStone Devices User's Guide (Rev. C) 2013年 5月 28日
ユーザー・ガイド Security Accelerator (SA) for KeyStone Devices User's Guide (Rev. B) 2013年 2月 5日
製品概要 OpenMP Programming for TMS320C66x Multicore DSPs (Rev. A) 2012年 11月 5日
アプリケーション・ノート SerDes Implementation Guidelines for KeyStone I Devices 2012年 10月 31日
製品概要 TMS320C66x high-performance multicore DSPs for video surveillance 2012年 9月 6日
アプリケーション・ノート Multicore Programming Guide (Rev. B) 2012年 8月 29日
ユーザー・ガイド TMS320C6000 Assembly Language Tools v 7.4 User's Guide (Rev. W) 2012年 8月 21日
ユーザー・ガイド TMS320C6000 Optimizing Compiler v 7.4 User's Guide (Rev. U) 2012年 8月 21日
ユーザー・ガイド Packet Accelerator (PA) for KeyStone Devices User's Guide (Rev. A) 2012年 7月 11日
ホワイト・ペーパー Leveraging multicore processors for machine vision applications 2012年 5月 9日
ユーザー・ガイド Semaphore2 Hardware Module for KeyStone Devices User's Guide (Rev. A) 2012年 4月 24日
ユーザー・ガイド Serial Peripheral Interface (SPI) for KeyStone Devices User’s Guide (Rev. A) 2012年 3月 30日
ユーザー・ガイド Chip Interrupt Controller (CIC) for KeyStone Devices User's Guide (Rev. A) 2012年 3月 27日
ユーザー・ガイド 64-Bit Timer (Timer64) for KeyStone Devices User's Guide (Rev. A) 2012年 3月 22日
ホワイト・ペーパー Maximizing Multicore Efficiency with Navigator Runtime 2012年 2月 23日
アプリケーション・ノート PCIe Use Cases for KeyStone Devices 2011年 12月 13日
ユーザー・ガイド Multicore Shared Memory Controller (MSMC) for KeyStone Devices User's Guide (Rev. A) 2011年 10月 15日
アプリケーション・ノート Introduction to TMS320C6000 DSP Optimization 2011年 10月 6日
ユーザー・ガイド Debug and Trace for KeyStone I Devices User's Guide (Rev. A) 2011年 9月 22日
ユーザー・ガイド Inter-Integrated Circuit (I2C) for KeyStone Devices User's Guide 2011年 9月 2日
ホワイト・ペーパー KeyStone Multicore SoC Tool Suite: one platform for all needs 2011年 6月 17日
ユーザー・ガイド External Memory Interface (EMIF16) for KeyStone Devices User's Guide (Rev. A) 2011年 5月 24日
ホワイト・ペーパー Software and Hardware Design Challenges Due to Dynamic Raw NAND Market 2011年 5月 19日
製品概要 TMS320C6671/72/74/78 High-Performance Multicore Fixed- and Floating-Point DSPs (Rev. B) 2011年 4月 25日
アプリケーション・ノート TMS320C66x DSP Generation of Devices (Rev. A) 2011年 4月 25日
ホワイト・ペーパー KeyStone Memory Architecture White Paper (Rev. A) 2010年 12月 21日
ユーザー・ガイド C66x CPU and Instruction Set Reference Guide 2010年 11月 9日
ユーザー・ガイド C66x DSP Cache User's Guide 2010年 11月 9日
アプリケーション・ノート Clocking Design Guide for KeyStone Devices 2010年 11月 9日
ユーザー・ガイド General-Purpose Input/Output (GPIO) forKeyStone Devices User's Guide 2010年 11月 9日
アプリケーション・ノート Optimizing Loops on the C66x DSP 2010年 11月 9日
ユーザー・ガイド Telecom Serial Interface Port (TSIP) for KeyStone Devices User's Guide 2010年 11月 9日
ユーザー・ガイド Universal Asynchronous Receiver/Transmitter (UART) for KeyStone Devices UG 2010年 11月 9日
ユーザー・ガイド Network Coprocessor for KeyStone Devices User's Guide 2010年 11月 2日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

Z3-3P-VIDEO-EVMS — Z3 Technology 社プロセッサ・ビデオの評価モジュール

Z3 は、TI の DaVinci および AM57x プロセッサにフォーカスしオープンソース・ソフトウェア・アーキテクチャの開発、サポートを行います。取り扱い製品には、マルチメディア向けのフレームワーク、周辺装置ドライバ、製造モジュール、および包括的な製品設計サービスが含まれます。さらに Z3 は、システム・レベル設計と、有線およびワイヤレスの両方のメディア製品も提供します。

Z3 Technology の詳細については、http://z3technology.com でご確認ください。
最低価格:Z3 Technology
ドーター・カード

SHELD-3P-DSP-SOMS — Sheldon DSP-FPGA ボード

Sheldon Instruments は、PCIe/PCI、PCI104e/PCI104、XMC/PMC、および CompactPCI システム向けの、DSP ベースの COTS データ・アクイジションおよび制御ハードウェアを、さまざまなアプリケーションや市場向けのドライバやリアルタイム開発ソフトウェアとともに設計、製造しています。

Sheldon Instruments の詳細については https://sheldoninstruments.com をご覧ください。




最低価格:Sheldon Instruments, Inc.
デバッグ・プローブ

TMDSEMU200-U — XDS200 USB デバッグ・プローブ

XDS200 は、TI の組込みデバイスのデバッグに使用できるデバッグ・プローブ (エミュレータ) です。XDS200 は、低コストの XDS110 と高性能の XDS560v2 に比べて、低コストと良好な性能のバランスを特長としています。単一のポッド (筐体) で、多様な規格 (IEEE1149.1、IEEE1149.7、SWD) をサポートします。すべての XDS デバッグ・プローブは、組込みトレース・バッファ (ETB) を搭載しているすべての Arm® プロセッサと DSP プロセッサで、コア・トレースとシステム・トレースをサポートしています。ピン経由でコア・トレースを実行する場合、 (...)

デバッグ・プローブ

TMDSEMU560V2STM-U — XDS560™ ソフトウェア v2 システム・トレース USB デバッグ・プローブ

XDS560v2 は、XDS560™ ファミリのデバッグ・プローブの中で最高の性能を達成し、従来の JTAG 規格 (IEEE1149.1) と cJTAG (IEEE1149.7) の両方をサポートしています。シリアル・ワイヤ・デバッグ (SWD) をサポートしていないことに注意してください。

すべての XDS デバッグ・プローブは、組み込みトレース・バッファ (ETB) を搭載しているすべての ARM プロセッサと DSP プロセッサで、コア・トレースとシステム・トレースをサポートしています。ピン経由でコア・トレースを実行する場合、XDS560v2 PRO TRACE が必要です。

(...)

デバッグ・プローブ

TMDSEMU560V2STM-UE — Spectrum Digital XDS560v2 システム・トレース USB およびイーサネット

The XDS560v2 System Trace is the first model of the XDS560v2 family of high-performance debug probes (emulators) for TI processors. The XDS560v2 is the highest performance of the XDS family of debug probes and supports both the traditional JTAG standard (IEEE1149.1) and cJTAG (IEEE1149.7).

The (...)

開発キット

TMDSEVM6678 — TMS320C6678 評価モジュール

TMS320C6678 Lite Evaluation Modules

The TMS320C6678 Lite Evaluation Modules (EVM), are easy-to-use, cost-efficient development tools that help developers quickly get started with designs using the C6678 or C6674 or C6672 multicore DSP. The EVMs include an (...)

インターフェイス・アダプタ

HL5CABLE — ハイパーリンク・ケーブル

A ½ meter long high speed cable to allow interfacing 2 EVMs via their high performance Hyperlink interfaces. EVMs supported are TMDSEVM6670L, TMDSEVM6678L, TMDSEVM6670LE, TMDSEVM6678LE, TMDSEVM6614LXE and TMDSEVM6618LXE.
インターフェイス・アダプタ

TMDXEVMPCI — AMC - PCIe アダプタ・カード

This is a passive adapter card that allows select TI EVMs with a AMC header to be converted to a PCIe x4 lane edge connector so it can be inserted into a desktop PC or any where a PCIe header is utilized. The selected TI EVM must support native PCIe on the DSP. This card is a adapter and requires (...)
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-C667X — C667x プロセッサ向けプロセッサ SDK:TI-RTOS をサポート

 

Processor SDK (Software Development Kit) is a unified software platform for TI embedded processors providing easy setup and fast out-of-the-box access to benchmarks and demos.  All releases of Processor SDK are consistent across TI’s broad portfolio, allowing developers to seamlessly (...)

ドライバまたはライブラリ

FFTLIB — FFT ライブラリ、浮動小数点デバイス用

The Texas Instruments FFT library is an optimized floating-point math function library for computing the discrete Fourier transform (DFT).
ドライバまたはライブラリ

MATHLIB — DSP 演算ライブラリ、浮動小数点デバイス用

The Texas Instruments math library is an optimized floating-point math function library for C programmers using TI floating point devices. These routines are typically used in computationally intensive real-time applications where optimal execution speed is critical. By using these routines instead (...)
ドライバまたはライブラリ

SPRC264 — C64x+IMGLIB

C5000/6000 Image Processing Library (IMGLIB) is an optimized image/video processing function library for C programmers. It includes C-callable general-purpose image/video processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
ユーザー ガイド: PDF
ドライバまたはライブラリ

SPRC265 — C64x+DSPLIB

TMS320C6000 Digital Signal Processor Library (DSPLIB) is a platform-optimized DSP function library for C programmers. It includes C-callable, general-purpose signal-processing routines that are typically used in computationally intensive real-time applications. With these routines, higher (...)
ユーザー ガイド: PDF
ドライバまたはライブラリ

TELECOMLIB — テレコムおよびメディア向けライブラリ - FAXLIB、VoLIB および AEC/AER、TMS320C64x+ および TMS320C55x プロセッサ用

Voice Library - VoLIB provides components that, together, facilitate the development of the signal processing chain for Voice over IP applications such as infrastructure, enterprise, residential gateways and IP phones. Together with optimized implementations of ITU-T voice codecs, that can be (...)
IDE (統合開発環境)、コンパイラ、またはデバッガ

CCSTUDIO Code Composer Studio 統合開発環境(IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It comprises a suite of tools used to develop and debug embedded applications.  Code Composer Studio is available for download across Windows®, Linux® and macOS® (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

こちらの設計リソースは、このカテゴリに属する製品の大半をサポートしています。

サポート状況を確認するには、製品の詳細ページをご覧ください。

開始 ダウンロードオプション
IDE (統合開発環境)、コンパイラ、またはデバッガ

SPNC016 TMS570 HET IDE v03.05.01

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
デジタル信号プロセッサ (DSP)
SM320C6678-HIREL 高信頼性製品、高性能 8 コア C6678 固定小数点 / 浮動小数点 DSP TMS320C6671 高性能シングル・コア C66x 固定小数点 / 浮動小数点 DSP - 1GHz TMS320C6672 高性能デュアル・コア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz TMS320C6674 高性能クワッド・コア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz TMS320C6678 高性能オクタルコア C66x 固定小数点 / 浮動小数点 DSP - 最大 1.25GHz
ソフトウェア・コーデック

C66XCODECS — コーデック - ビデオ、スピーチ - C66x ベース・デバイス用

TI のコーデックは無償であり、量産ライセンスが付属しているほか、今すぐダウンロードできます。いずれも量産テスト済みで、ビデオや音声の各アプリケーションに簡単に統合可能です。多くの場合、C66x プラットフォーム向けの C64x+ コーデックが提供済みであり、検証済みです。各インストーラやダウンロード・ページから、データシートとリリース・ノートが利用可能です。

下記の 「Download options」 (オプションのダウンロード) ボタンを使用して入手できるコーデックは、TI が現時点で提供している、最新のテスト済みバージョンです。さらに、一部のアプリケーション・デモで、TI (...)

ソフトウェア・コーデック

VOCAL-3P-DSPVOIPCODECS — Vocal Technologies の DSP VoIP コーデック

25 年を超えるアセンブリおよび C コード開発の実績がある Vocal のモジュール式ソフトウェア・スイートは、さまざまな TI DSP で利用できます。対象とする製品には、ATA、VoIP サーバーおよびゲートウェイ、HPNA ベースの IPBX、ビデオ監視、音声およびビデオ会議、音声およびデータ RF デバイス、RoIP ゲートウェイ、政府機関向けセキュア・デバイス、合法的傍受ソフトウェア、医療用デバイス、組み込みモデム、T.38 ファックス、FoIP などがあります。

Vocal Technologies の詳細については https://www.vocal.com をご覧ください。
最低価格:VOCAL Technologies, Ltd.
シミュレーション・モデル

C6672 CYP BSDL Model

SPRM525.ZIP (26 KB) - BSDL Model
シミュレーション・モデル

C6672 Power Consumption Model (Rev. A)

SPRM560A.ZIP (107 KB) - Power Model
シミュレーション・モデル

KeyStone I SerDes IBIS AMI Models

SPRM742.ZIP (969314 KB) - IBIS Model
lock = 輸出許可が必要 (1 分)
シミュレーション・モデル

TMS320C6678/74/72/71 CYP BSDL Model (Silicon Revision 2)

SPRM575.ZIP (24 KB) - BSDL Model
設計ツール

PROCESSORS-3P-SEARCH — Arm® ベースの MPU、Arm ベースのマイコン、DSP に対応するサードパーティ各社を検索するためのツール

TI は複数の企業と提携し、TI の各種プロセッサを使用した幅広いソフトウェア、ツール、SOM (システム・オン・モジュール) を提供する方法で、量産までの開発期間短縮を支援しています。この検索ツールをダウンロードすると、サード・パーティーの各種ソリューションを手早く参照し、お客様のニーズに適したサード・パーティーを見つけることができます。掲載されている各種ソフトウェア、ツール、モジュールの製造と管理を実施しているのは、TI (テキサス・インスツルメンツ) ではなく独立系サード・パーティー各社です。

検索ツールは、製品の種類別に以下の分類を採用しています。

  • ツールに該当するのは、IDE (...)
リファレンス・デザイン

TIDEP0011 — パワー・ソリューション、C667x DSP AVS コア(CVDD)用、ダイナミック・ボルテージ・スケーリング付き

このリファレンス・デザインは、Keystone マルチコア DSP、主に C66x シリーズに AVS コア電源(CVDD)を供給することを目的としています。C66x シリーズは、SmartReflex テクノロジーを使用して、DSP の電源電圧制御を可能にします。この要件を満たすために、このデザインは同期整流・降圧コンバータ(TPS56121)と、POL(ポイント・オブ・ロード)レギュレータ(LM10011)を組み合わせています。LM10011 は、DSP から 6 ビットまたは 4 ビットの VCNTL を受け入れ、TPS56121 の出力電圧を、DSP (...)
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
FCBGA (CYP) 841 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ