ホーム パワー・マネージメント マルチチャネル IC (PMIC)

TPS51206

アクティブ

DDR2/3/3L/4 向けの VTTREF バッファード・リファレンス内蔵の 2A ピーク・シンク/ソース DDR 終端レギュレータ

製品詳細

Vin (min) (V) 1 Vin (max) (V) 3.5 Vout (min) (V) 0.5 Vout (max) (V) 0.9 Features S3/S5 Support Iq (typ) (mA) 0.17 Rating Catalog Operating temperature range (°C) -40 to 105 Product type DDR DDR memory type DDR, DDR2, DDR3, DDR3L, DDR4, LPDDR2, LPDDR3
Vin (min) (V) 1 Vin (max) (V) 3.5 Vout (min) (V) 0.5 Vout (max) (V) 0.9 Features S3/S5 Support Iq (typ) (mA) 0.17 Rating Catalog Operating temperature range (°C) -40 to 105 Product type DDR DDR memory type DDR, DDR2, DDR3, DDR3L, DDR4, LPDDR2, LPDDR3
WSON (DSQ) 10 4 mm² 2 x 2
  • 入力電源電圧: 3.3Vレールと5Vレールをサポート
  • VLDOIN入力電圧範囲: VTT+0.4V~3.5V
  • VTTターミネーション・レギュレータ
    • 出力電圧範囲: 0.5V~0.9V
    • 2Aピークのシンクおよびソース電流
    • 10µFのMLCC出力コンデンサのみが必要
    • ±20mV精度
  • VTTREFバッファ付きリファレンス
    • VDDQ/2 ±1%精度
    • 10mAのシンクおよびソース電流
  • S3でHigh-Zをサポート、S4およびS5でソフトストップをサポート、S3およびS5入力付き
  • 過熱保護
  • 10ピン、2mm×2mm SON (DSQ)パッケージ
  • 入力電源電圧: 3.3Vレールと5Vレールをサポート
  • VLDOIN入力電圧範囲: VTT+0.4V~3.5V
  • VTTターミネーション・レギュレータ
    • 出力電圧範囲: 0.5V~0.9V
    • 2Aピークのシンクおよびソース電流
    • 10µFのMLCC出力コンデンサのみが必要
    • ±20mV精度
  • VTTREFバッファ付きリファレンス
    • VDDQ/2 ±1%精度
    • 10mAのシンクおよびソース電流
  • S3でHigh-Zをサポート、S4およびS5でソフトストップをサポート、S3およびS5入力付き
  • 過熱保護
  • 10ピン、2mm×2mm SON (DSQ)パッケージ

TPS51206デバイスは、シンクおよびソースのダブル・データ・レート(DDR)ターミネーション・レギュレータで、VTTREFバッファ付きリファレンス出力を搭載しています。低入力電圧、低コストで、外付け部品数の少ない、スペースの削減が重要なシステムに特化して設計されています。このデバイスは高速な過渡応答を維持し、1×10µFのセラミック出力コンデンサしか必要としません。このデバイスはリモート・センシング機能をサポートし、DDR2、DDR3、Low-Power DDR3 (DDR3L)、DDR4 VTTバスのすべての電力要件を満たしています。VTT電流能力は±2Aピークです。このデバイスはDDRのすべての電力状態をサポートし、S3 (RAMへのサスペンド)状態でVTTをHigh-Zへ移行し、S4またはS5 (ディスクへのサスペンド)状態でVTTおよびVTTREFを放電します。

TPS51206デバイスは、10ピン、2mm×2mmのSON (DSQ) PowerPAD™パッケージで供給され、-40°C~105°Cで動作が規定されています。

TPS51206デバイスは、シンクおよびソースのダブル・データ・レート(DDR)ターミネーション・レギュレータで、VTTREFバッファ付きリファレンス出力を搭載しています。低入力電圧、低コストで、外付け部品数の少ない、スペースの削減が重要なシステムに特化して設計されています。このデバイスは高速な過渡応答を維持し、1×10µFのセラミック出力コンデンサしか必要としません。このデバイスはリモート・センシング機能をサポートし、DDR2、DDR3、Low-Power DDR3 (DDR3L)、DDR4 VTTバスのすべての電力要件を満たしています。VTT電流能力は±2Aピークです。このデバイスはDDRのすべての電力状態をサポートし、S3 (RAMへのサスペンド)状態でVTTをHigh-Zへ移行し、S4またはS5 (ディスクへのサスペンド)状態でVTTおよびVTTREFを放電します。

TPS51206デバイスは、10ピン、2mm×2mmのSON (DSQ) PowerPAD™パッケージで供給され、-40°C~105°Cで動作が規定されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
12 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TPS51206 2Aピーク・シンク/ソースDDRターミネーション・レギュレータ、DDR2/3/3L/4用のVTTREFバッファ付きリファレンス搭載 データシート (Rev. E 翻訳版) PDF | HTML 英語版 (Rev.E) PDF | HTML 2018年 7月 19日
アプリケーション・ノート Non-Isolated Point-of-Load Solutions for Tiger Lake in PC Applications (Rev. B) PDF | HTML 2021年 4月 29日
アプリケーション・ノート DDR VTT Power Solutions: A Competitive Analysis (Rev. A) 2020年 7月 9日
セレクション・ガイド 電源 IC セレクション・ガイド 2018 (Rev. R 翻訳版) 英語版 (Rev.R) 2018年 9月 13日
その他の技術資料 Computing DDR DC-DC Power Solutions 2012年 8月 22日
ユーザー・ガイド TPS51206EVM-745 User's Guide 2011年 8月 5日
アプリケーション・ノート Pwr Ref Design f/'C6472 12-Vin Digital Pwr Controllers and LDOs 2010年 4月 28日
アプリケーション・ノート Power Two Xilinx(TM) LX240 Virtex-6(TM) Devices 2010年 4月 20日
アプリケーション・ノート Power Ref Design for TMS320C6472 5Vin DC/DC Converters (1x C6472) 2010年 3月 31日
アプリケーション・ノート 'C6472 12Vin Flexible Pwr Design Using DCDC Controllers and LDOs (8x C6472) 2010年 3月 26日
アプリケーション・ノート Power Reference Design for the 'C6472, 12V DCDC Controllers, and LDOs 2010年 3月 26日
アプリケーション・ノート TMS320C6472 5V Input Pwr Design, Integrated FET DC/DC Converters and Controllers 2010年 3月 26日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPS51206EVM-745 — VTTREF バッファ付きリファレンス搭載、2A ピーク シンク / ソース (吸い込みと供給) DDR 終端レギュレータ

TPS51206EVM-745 評価基板 (EVM) は、TPS51206 を採用しています。TPS51206 は、シンク / ソース (吸い込みと供給) に対応する DDR (ダブル データ レート) 終端レギュレータであり、VTTREF バッファ付きリファレンス出力を搭載しています。低入力電圧、低コスト、少ない外付け部品点数、スペース節減重視のシステムに適した特化型設計です。TPS51206EVM-745 は、DDR メモリに適した終端電圧と 10mA のバッファ付きリファレンス電圧を供給する設計を採用しています。対応するメモリと電圧の仕様は、DDR2 (0.9VTT)、DDR3 (...)

ユーザー ガイド: PDF
シミュレーション・モデル

TPS51206 PSpice Transient Model

SLUM198.ZIP (56 KB) - PSpice Model
シミュレーション・モデル

TPS51206 TINA-TI Transient Reference Design

SLUM249.TSC (142 KB) - TINA-TI Reference Design
シミュレーション・モデル

TPS51206 TINA-TI Transient Spice Model

SLUM248.ZIP (42 KB) - TINA-TI Spice Model
リファレンス・デザイン

TIDA-010011 — 保護リレー・プロセッサ・モジュール向け高効率電源アーキテクチャのリファレンス・デザイン

This reference design showcases various power architectures for generating multiple voltage rails for an application processor module, requiring >1A load current and high efficiency . The required power supply is generated using 5-, 12- or 24-V DC input from the backplane. Power supplies are (...)
回路図: PDF
リファレンス・デザイン

PMP21065 — セット・トップ・ボックス向け、超低スタンバイ電力、高効率、DC/DC 電源のリファレンス・デザイン

The PMP21065 Reference design operates off a typical 12V DC input to produce several common rails seen in set top boxes today. The key objectives of the design are to be low-cost, small in size and low stand-by power with high efficiency to help customers meet compliance to new regulatory (...)
試験報告書: PDF
回路図: PDF
リファレンス・デザイン

PMP8251 — Xilinx FPGA Zynq 7 用パワー・ソリューション

このリファレンス・デザインは、複数の TPS54325 と、Xilinx Zynq FPGA 向けの他の電源デバイスを搭載しています。このリファレンス・デザインは 12V 入力を受け入れ、DDR3 メモリを含め、Zynq FPGA が必要とする電源レールを供給します。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
WSON (DSQ) 10 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ