ホーム パワー・マネージメント AC/DC & DC/DC controllers (external FET)

TPS51225C

アクティブ

VREG5 対応の常時オン LDO 搭載、5.5V ~ 24V、デュアル、同期整流降圧コントローラ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスと類似の機能
TPS51397A アクティブ 4.5V ~ 24V 入力、10A の同期整流降圧レギュレータ Faster switching frequency and extended positive operating temperature range.

製品詳細

Vin (min) (V) 5.5 Vin (max) (V) 24 Iout (max) (A) 10 Operating temperature range (°C) -40 to 85 Control mode D-CAP Rating Catalog Vout (min) (V) 4.5 Vout (max) (V) 5.5 Iq (typ) (A) 0.0009 Duty cycle (max) (%) 90
Vin (min) (V) 5.5 Vin (max) (V) 24 Iout (max) (A) 10 Operating temperature range (°C) -40 to 85 Control mode D-CAP Rating Catalog Vout (min) (V) 4.5 Vout (max) (V) 5.5 Iq (typ) (A) 0.0009 Duty cycle (max) (%) 90
WQFN (RUK) 20 9 mm² 3 x 3
  • Input Voltage Range: 5.5 V to 24 V
  • Output Voltages: 5 V and 3.3 V (Adjustable Range ±10%)
  • Built-in, 100-mA, 5-V and 3.3-V LDOs
  • Clock Output for Charge-Pump
  • ±1% Reference Accuracy
  • Adaptive On-time D-CAP Mode Control Architecture with 300kHz/355kHz Frequency Setting
  • Auto-skip Light Load Operation (TPS51225/C)
  • OOA Light Load Operation (TPS51225B)
  • Internal 0.8-ms Voltage Servo Soft-Start
  • Low-Side RDS(on) Current Sensing Scheme with 4500 ppm/°C Temperature Coefficient
  • Built-in Output Discharge Function
  • Separate Enable Input for Switchers (TPS51225/B/C)
  • Dedicated OC Setting Terminals
  • Power Good Indicator
  • OVP/UVP/OCP Protection
  • Non-latch UVLO/OTP Protection
  • 20-Pin, 3 mm × 3 mm, QFN (RUK)
  • Input Voltage Range: 5.5 V to 24 V
  • Output Voltages: 5 V and 3.3 V (Adjustable Range ±10%)
  • Built-in, 100-mA, 5-V and 3.3-V LDOs
  • Clock Output for Charge-Pump
  • ±1% Reference Accuracy
  • Adaptive On-time D-CAP Mode Control Architecture with 300kHz/355kHz Frequency Setting
  • Auto-skip Light Load Operation (TPS51225/C)
  • OOA Light Load Operation (TPS51225B)
  • Internal 0.8-ms Voltage Servo Soft-Start
  • Low-Side RDS(on) Current Sensing Scheme with 4500 ppm/°C Temperature Coefficient
  • Built-in Output Discharge Function
  • Separate Enable Input for Switchers (TPS51225/B/C)
  • Dedicated OC Setting Terminals
  • Power Good Indicator
  • OVP/UVP/OCP Protection
  • Non-latch UVLO/OTP Protection
  • 20-Pin, 3 mm × 3 mm, QFN (RUK)

The TPS51225/B/C is a cost-effective, dual-synchronous buck controller targeted for notebook system-power supply solutions. It provides 5-V and 3.3-V LDOs and requires few external components. The 260-kHz VCLK output can be used to drive an external charge pump, generating gate drive voltage for the load switches without reducing the main converter efficiency. The TPS51225/B/C supports high efficiency, fast transient response and provides a combined power-good signal. Adaptive on-time, D-CAP™ control provides convenient and efficient operation. The device operates with supply input voltage ranging from 5.5 V to 24 V and supports output voltages of 5.0 V and 3.3 V. The TPS51225/B/C is available in a 20-pin, 3 mm × 3 mm, QFN package and is specified from –40°C to 85°C.

The TPS51225/B/C is a cost-effective, dual-synchronous buck controller targeted for notebook system-power supply solutions. It provides 5-V and 3.3-V LDOs and requires few external components. The 260-kHz VCLK output can be used to drive an external charge pump, generating gate drive voltage for the load switches without reducing the main converter efficiency. The TPS51225/B/C supports high efficiency, fast transient response and provides a combined power-good signal. Adaptive on-time, D-CAP™ control provides convenient and efficient operation. The device operates with supply input voltage ranging from 5.5 V to 24 V and supports output voltages of 5.0 V and 3.3 V. The TPS51225/B/C is available in a 20-pin, 3 mm × 3 mm, QFN package and is specified from –40°C to 85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート Dual Synchronous Step-Down Controller with 5-V and 3.3-V LDOs データシート (Rev. B) 2012年 9月 9日
アプリケーション・ノート Mosfet Driver Circuit Design Guide for TPS512xx (Rev. A) 2019年 4月 1日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

TPS51225 Unencrypted PSpice Transient Model Package (Rev. A)

SLUM258A.ZIP (56 KB) - PSpice Model
シミュレーション・モデル

TPS51225B Unencrypted PSpice Transient Model Package (Rev. A)

SLUM273A.ZIP (110 KB) - PSpice Model
シミュレーション・モデル

TPS51225C Unencrypted PSpice Transient Model Package (Rev. A)

SLUM272A.ZIP (56 KB) - PSpice Model
パッケージ ピン数 ダウンロード
WQFN (RUK) 20 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ