ホーム パワー・マネージメント DC/DC スイッチング・レギュレータ 降圧 (バック) レギュレータ 降圧コンバータ (スイッチ内蔵)

TPS51367

アクティブ

超低静止電流、3V ~ 22V、12A 同期整流降圧コンバータ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
TPS51397A アクティブ 4.5V ~ 24V 入力、10A の同期整流降圧レギュレータ Higher efficiency and D-CAP3, lower output current.

製品詳細

Vin (min) (V) 3 Vin (max) (V) 22 Vout (min) (V) 0.6 Vout (max) (V) 2 Iout (max) (A) 12 Iq (typ) (mA) 0.1 Switching frequency (min) (kHz) 400 Switching frequency (max) (kHz) 800 Features Enable, Light Load Efficiency, Output discharge, Power good, Soft Start Adjustable, Synchronous Rectification Operating temperature range (°C) -10 to 85 Rating Catalog Regulated outputs (#) 1 Control mode D-CAP2 Duty cycle (max) (%) 87 Type Converter
Vin (min) (V) 3 Vin (max) (V) 22 Vout (min) (V) 0.6 Vout (max) (V) 2 Iout (max) (A) 12 Iq (typ) (mA) 0.1 Switching frequency (min) (kHz) 400 Switching frequency (max) (kHz) 800 Features Enable, Light Load Efficiency, Output discharge, Power good, Soft Start Adjustable, Synchronous Rectification Operating temperature range (°C) -10 to 85 Rating Catalog Regulated outputs (#) 1 Control mode D-CAP2 Duty cycle (max) (%) 87 Type Converter
VQFN-CLIP (RVE) 28 15.75 mm² 4.5 x 3.5
  • Input Voltage Range: 3 V to 22 V
  • Output Voltage Range: 0.6 V to 2 V
  • 12-A Integrated FET Converter
  • Fewest External Components
  • ULQ™-100 Mode of Operation to Enable
    Long Battery Life During System Standby
  • Soft-Start Time Programmable by External
    Capacitor
  • Switching Frequency: 400 kHz and 800 kHz
  • D-CAP2™ Architecture to Enable POSCAP
    and All MLCC Output Capacitor Usage
  • Integrated and Temperature Compensated Low-Side
    On-Resistance Sensing for Accurate OCL Protection
  • Powergood Output
    OCL, OVP, UVP and UVLO Protections
  • Thermal Shutdown (non-latch)
  • Output Discharge Function
  • Integrated Boost MOSFET Switch
  • 28-Pin, 3.5-mm × 4.5-mm, RVE, QFN Package
    with 0.4-mm Pitch and 1-mm Height
  • Input Voltage Range: 3 V to 22 V
  • Output Voltage Range: 0.6 V to 2 V
  • 12-A Integrated FET Converter
  • Fewest External Components
  • ULQ™-100 Mode of Operation to Enable
    Long Battery Life During System Standby
  • Soft-Start Time Programmable by External
    Capacitor
  • Switching Frequency: 400 kHz and 800 kHz
  • D-CAP2™ Architecture to Enable POSCAP
    and All MLCC Output Capacitor Usage
  • Integrated and Temperature Compensated Low-Side
    On-Resistance Sensing for Accurate OCL Protection
  • Powergood Output
    OCL, OVP, UVP and UVLO Protections
  • Thermal Shutdown (non-latch)
  • Output Discharge Function
  • Integrated Boost MOSFET Switch
  • 28-Pin, 3.5-mm × 4.5-mm, RVE, QFN Package
    with 0.4-mm Pitch and 1-mm Height

The TPS51367 is a high-voltage input, synchronous converter with integrated FET, based on DCAP-2 control topology, which enables fast transient response and supports both POSCAP and all MLCC output capacitors. TI proprietary FET technology combined with TI leading-edge package technology provides the highest density solution for single-output power rail such as VCCIO and VDDQ for DDR notebook memory, or any point-of-load (POL) in wide application.

The key feature of the TPS51367 is its ULQ™ Mode to enable low-bias current (100 µA in low power mode, enabled by LP#). This feature is extremely beneficial for long battery life in system standby mode.

The feature set includes switching frequency of 800 kHz. Programmable soft-start time with an external capacitor. auto skip, pre-bias startup, integrated bootstrap switch, power good, enable and a full suite of fault protection schemes, including OCL, UVP, OVP, 5-V UVLO and thermal shutdown.

It is packaged in 3.5 mm × 4.5 mm, 0.4-mm pitch, 28-pin QFN (RVE), and specified from –10°C to 85°C.

The TPS51367 is a high-voltage input, synchronous converter with integrated FET, based on DCAP-2 control topology, which enables fast transient response and supports both POSCAP and all MLCC output capacitors. TI proprietary FET technology combined with TI leading-edge package technology provides the highest density solution for single-output power rail such as VCCIO and VDDQ for DDR notebook memory, or any point-of-load (POL) in wide application.

The key feature of the TPS51367 is its ULQ™ Mode to enable low-bias current (100 µA in low power mode, enabled by LP#). This feature is extremely beneficial for long battery life in system standby mode.

The feature set includes switching frequency of 800 kHz. Programmable soft-start time with an external capacitor. auto skip, pre-bias startup, integrated bootstrap switch, power good, enable and a full suite of fault protection schemes, including OCL, UVP, OVP, 5-V UVLO and thermal shutdown.

It is packaged in 3.5 mm × 4.5 mm, 0.4-mm pitch, 28-pin QFN (RVE), and specified from –10°C to 85°C.

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
TPS51362 アクティブ 超低静止電流、3V ~ 22V、10A 同期整流降圧コンバータ Lower current equivalent part.
TPS51363 アクティブ 3V ~ 22V、8A 同期整流降圧コンバータ Lower current (8A) version

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
4 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート 22-V Input, 12-A ULQ(tm) DC/DC Converter with Integrated FET データシート (Rev. A) 2013年 6月 18日
セレクション・ガイド Buck Converter Quick Reference Guide (Rev. B) 2021年 4月 8日
アプリケーション・ノート Non-Isolated Point-of-Load Solutions for Elkhart Lake in Industrial PC App. (Rev. A) PDF | HTML 2020年 5月 21日
セレクション・ガイド 電源 IC セレクション・ガイド 2018 (Rev. R 翻訳版) 英語版 (Rev.R) 2018年 9月 13日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

TPS51367 Unencrypted PSpice Transient Model Package (Rev. A)

SLUM377A.ZIP (56 KB) - PSpice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

PMP9475 — Xilinx Virtex® Ultrascale™ FPGA パワー・ソリューション

12V 入力の PMP9475 リファレンス・デザインでは、Xilinx 製の Virtex® UltraScale™ FPGA ファミリに電力を供給するために必要とされるすべての電源レールを、コンパクトで高効率のデザインで実装できます。  このデザインでは、設計/構成の容易さと、重要なレールの遠隔測定を目的として、複数の TI 製 PMBus ポイント・オブ・ロード(POL)電圧レギュレータを使用しています。1 個の UCD90120A を採用して、フレキシブルなパワーアップ/パワーダウン・シーケンシングを実現するとともに、PMBus (...)
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
VQFN-CLIP (RVE) 28 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ