ホーム パワー・マネージメント DC/DC スイッチング・レギュレータ 降圧 (バック) レギュレータ 降圧コンバータ (スイッチ内蔵)

TPS65581

アクティブ

ローサイド ゲート ドライバ搭載、4.5V ~ 20V 入力、3.3V、3A、同期整流降圧型 SWIFT™ コンバータ

製品詳細

Vin (min) (V) 4.5 Vin (max) (V) 18 Vout (min) (V) 0.76 Vout (max) (V) 7 Iout (max) (A) 2.5 Iq (typ) (mA) 2.9 Switching frequency (max) (kHz) 700 Features Enable, Over Current Protection, Power good, UVLO Fixed Operating temperature range (°C) -40 to 125 Rating Catalog Regulated outputs (#) 3 Control mode D-CAP2 Duty cycle (max) (%) 75 Type Converter
Vin (min) (V) 4.5 Vin (max) (V) 18 Vout (min) (V) 0.76 Vout (max) (V) 7 Iout (max) (A) 2.5 Iq (typ) (mA) 2.9 Switching frequency (max) (kHz) 700 Features Enable, Over Current Protection, Power good, UVLO Fixed Operating temperature range (°C) -40 to 125 Rating Catalog Regulated outputs (#) 3 Control mode D-CAP2 Duty cycle (max) (%) 75 Type Converter
HTSSOP (PWP) 20 41.6 mm² 6.5 x 6.4
  • Advanced D-CAP2 Control Mode
    • Fast Transient Response
    • No External Parts Required
      For Loop Compensation
    • Compatible with Ceramic Output
      Capacitors
  • Wide Input Voltage Range :
    4.5 V to 18 V
  • Output Voltage Range :
    0.76 V to 7 V
  • Highly Efficient Integrated FETs
    Optimized for Low Duty Cycle
    Applications
    • 160 mΩ (High Side) and 130 mΩ
      (Low Side) for 2.5A
    • 250mΩ (High Side) and 230mΩ
      (Low Side) for 1.5A
  • High Initial Reference Accuracy
  • Low-Side RDS(on) Loss-Less
    Current Sensing
  • Fixed 1.2 ms Soft Start
  • Non-Sinking Pre-Biased Soft
    Start
  • 700 kHz Switching Frequency
  • Cycle-by-Cycle Over-Current
    Limiting Control
  • OCL, OVP, UVP, UVLO, TSD
    Protections
  • Hiccup Timer for Over Load
    Protection
  • PowerGood
  • Adaptive Gate Drivers with Integrated
    Boost PMOS Switch
  • OCP Constant Due To Thermally Compensated
    RDS(on) with 4000ppm/℃
  • 20-Pin HTSSOP
  • Auto-Skip Eco-mode for High Efficiency at
    Light Load
  • Advanced D-CAP2 Control Mode
    • Fast Transient Response
    • No External Parts Required
      For Loop Compensation
    • Compatible with Ceramic Output
      Capacitors
  • Wide Input Voltage Range :
    4.5 V to 18 V
  • Output Voltage Range :
    0.76 V to 7 V
  • Highly Efficient Integrated FETs
    Optimized for Low Duty Cycle
    Applications
    • 160 mΩ (High Side) and 130 mΩ
      (Low Side) for 2.5A
    • 250mΩ (High Side) and 230mΩ
      (Low Side) for 1.5A
  • High Initial Reference Accuracy
  • Low-Side RDS(on) Loss-Less
    Current Sensing
  • Fixed 1.2 ms Soft Start
  • Non-Sinking Pre-Biased Soft
    Start
  • 700 kHz Switching Frequency
  • Cycle-by-Cycle Over-Current
    Limiting Control
  • OCL, OVP, UVP, UVLO, TSD
    Protections
  • Hiccup Timer for Over Load
    Protection
  • PowerGood
  • Adaptive Gate Drivers with Integrated
    Boost PMOS Switch
  • OCP Constant Due To Thermally Compensated
    RDS(on) with 4000ppm/℃
  • 20-Pin HTSSOP
  • Auto-Skip Eco-mode for High Efficiency at
    Light Load

The TPS65581 is a triple, advanced D-CAP2™ mode synchronous buck converter. The TPS65581 enables system designers to complete the suite of various end equipment’s power bus regulators with a cost effective, low component count, and low standby current solution. The main control loops of the TPS65581 uses the advanced D-CAP2™ mode control which provides a fast transient response with no external compensation components. Advanced D-CAP2™ mode control supports seamless transition between PWM mode at higher load conditions and Eco-mode™ allows the TPS65581 to maintain high efficiency during light load conditions. The device is able to adapt to both low equivalent series resistance (ESR) output capacitors such as POSCAP or SP-CAP, and ultra-low ESR, ceramic capacitors. The device provides convenient and efficient operation with input voltages from 4.5V to 18V.

The TPS65581 is available in 4.4mm × 6.5mm 20 pin TSSOP (PWP) package, and is specified from –40°C to 85°C ambient temperature range.

The TPS65581 is a triple, advanced D-CAP2™ mode synchronous buck converter. The TPS65581 enables system designers to complete the suite of various end equipment’s power bus regulators with a cost effective, low component count, and low standby current solution. The main control loops of the TPS65581 uses the advanced D-CAP2™ mode control which provides a fast transient response with no external compensation components. Advanced D-CAP2™ mode control supports seamless transition between PWM mode at higher load conditions and Eco-mode™ allows the TPS65581 to maintain high efficiency during light load conditions. The device is able to adapt to both low equivalent series resistance (ESR) output capacitors such as POSCAP or SP-CAP, and ultra-low ESR, ceramic capacitors. The device provides convenient and efficient operation with input voltages from 4.5V to 18V.

The TPS65581 is available in 4.4mm × 6.5mm 20 pin TSSOP (PWP) package, and is specified from –40°C to 85°C ambient temperature range.

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート 4.5V to 18V Input 1.5A, 2A, 1.5A Triple Synchronous Step-Down Converter データシート (Rev. B) 2013年 12月 10日
EVM ユーザー ガイド (英語) TPS65581 Buck Converter Evaluation Module User's Guide (Rev. A) PDF | HTML 2021年 5月 12日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

TPS65581EVM-575 — 1.5A/2A/1.5A トリプル同期整流・降圧コンバータ評価モジュール

The Texas Instruments TPS65581EVM-575 evaluation module (EVM) is a fully assembled and tested circuit for evaluating the TPS65581 Synchronous Step-Down Converter. The EVM comprises a nominal 12 V input output synchronous buck converter with three output channels. Output channel 1 is 3.3 V at 1.5 (...)
ユーザー ガイド: PDF | HTML
シミュレーション・モデル

TPS65581 Unencrypted PSpice Transient Model Package (Rev. A)

SLVM942A.ZIP (51 KB) - PSpice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

PMP10822 — 10 出力 QR フライバックおよび降圧コンバータ、リファレンス・デザイン

The PMP10822 reference design utilizes two QR flyback, and four buck converters. The efficiency for the 12V and 24V flyback approaches 87%, while the 16V buck converter has efficiency greater than 89%.
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
HTSSOP (PWP) 20 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ