TS5A2066

アクティブ

5V、1:1 (SPST)、2 チャネル汎用アナログ・スイッチ

製品詳細

Configuration 1:1 SPST Number of channels 2 Power supply voltage - single (V) 1.8, 2.5, 3.3, 5 Protocols Analog Ron (typ) (Ω) 7.5 CON (typ) (pF) 13.5 ON-state leakage current (max) (µA) 0.07 Supply current (typ) (µA) 3.6 Bandwidth (MHz) 400 Operating temperature range (°C) -40 to 85 Input/output continuous current (max) (mA) 50 Rating Catalog Drain supply voltage (max) (V) 5.5 Supply voltage (max) (V) 5.5
Configuration 1:1 SPST Number of channels 2 Power supply voltage - single (V) 1.8, 2.5, 3.3, 5 Protocols Analog Ron (typ) (Ω) 7.5 CON (typ) (pF) 13.5 ON-state leakage current (max) (µA) 0.07 Supply current (typ) (µA) 3.6 Bandwidth (MHz) 400 Operating temperature range (°C) -40 to 85 Input/output continuous current (max) (mA) 50 Rating Catalog Drain supply voltage (max) (V) 5.5 Supply voltage (max) (V) 5.5
DSBGA (YZP) 8 2.8125 mm² 2.25 x 1.25 SSOP (DCT) 8 11.8 mm² 2.95 x 4 VSSOP (DCU) 8 6.2 mm² 2 x 3.1
  • 低いオン抵抗(10Ω)
  • 制御入力は5V許容
  • 低い電荷注入
  • 非常に優れたオン抵抗マッチング
  • 低い全高調波歪(THD)
  • 1.65V~5.5Vの単電源で動作
  • JESD 78、Class II準拠で100mA超の
    ラッチアップ性能
  • ESD性能はJESD 22に準拠しテスト済み
    • 人体モデルで2000V (A114-B、クラスII)
    • 荷電デバイス・モデルで1000V (C101)
  • 低いオン抵抗(10Ω)
  • 制御入力は5V許容
  • 低い電荷注入
  • 非常に優れたオン抵抗マッチング
  • 低い全高調波歪(THD)
  • 1.65V~5.5Vの単電源で動作
  • JESD 78、Class II準拠で100mA超の
    ラッチアップ性能
  • ESD性能はJESD 22に準拠しテスト済み
    • 人体モデルで2000V (A114-B、クラスII)
    • 荷電デバイス・モデルで1000V (C101)

TS5A2066デバイスはデュアル単極単投(SPST)アナログ・スイッチで、1.65V~5.5Vで動作するよう設計されています。このデバイスはデジタルとアナログの両方の信号を処理でき、VCCまでの信号をどちらの方向にも転送できます。

TS5A2066デバイスはデュアル単極単投(SPST)アナログ・スイッチで、1.65V~5.5Vで動作するよう設計されています。このデバイスはデジタルとアナログの両方の信号を処理でき、VCCまでの信号をどちらの方向にも転送できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TS5A2066 デュアル・チャネル、10Ω SPSTアナログ・スイッチ データシート (Rev. F 翻訳版) PDF | HTML 英語版 (Rev.F) PDF | HTML 2018年 8月 24日
アプリケーション・ノート Selecting the Correct Texas Instruments Signal Switch (Rev. E) PDF | HTML 2022年 6月 2日
アプリケーション・ノート Multiplexers and Signal Switches Glossary (Rev. B) PDF | HTML 2021年 12月 1日
アプリケーション・ノート Preventing Excess Power Consumption on Analog Switches 2008年 7月 3日
その他の技術資料 TS5A2066DCTR Waiver 2007年 10月 17日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

インターフェイス・アダプタ

LEADED-ADAPTER1 — TI の 5、8、10、16、24 ピン・リード付きパッケージの迅速なテスト向けの表面実装から DIP ヘッダーへのアダプタ

EVM-LEADED1 ボードは、TI の一般的なリード付きパッケージによる迅速なテストとブレッド・ボードへの対応を可能にします。 TI の D、DBQ、DCT、DCU、DDF、DGS、DGV、PW 表面実装パッケージを 100mil DIP ヘッダに変換するフットプリントを用意しています。     

ユーザー ガイド: PDF
インターフェイス・アダプタ

LEADLESS-ADAPTER1 — TI の 6、8、10、12、16、20 ピン・リードレス・パッケージの迅速なテスト向けの表面実装から DIP ヘッダーへのアダプタ

The EVM-LEADLESS1 board allows for quick testing and bread boarding of TI's common leadless packages.  The board has footprints to convert TI's DRC, DTP, DQE, RBW, RGY, RSE, RSV, RSW RTE, RTJ, RUK , RUC, RUG, RUM,RUT and YZP surface mount packages to 100mil DIP headers.
ユーザー ガイド: PDF
シミュレーション・モデル

HSPICE Model for TS5A2066

SCDJ033.ZIP (87 KB) - HSpice Model
シミュレーション・モデル

TS5A2066 IBIS Model

SCDM089.ZIP (34 KB) - IBIS Model
パッケージ ピン数 ダウンロード
DSBGA (YZP) 8 オプションの表示
SSOP (DCT) 8 オプションの表示
VSSOP (DCU) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ