ホーム パワー・マネージメント ゲート・ドライバ 絶縁型ゲート・ドライバ

UCC21222

アクティブ

ディスエーブル・ピン採用、プログラマブル・デッドタイム機能と 8V UVLO 搭載、3.0kVrms、4A/6A、デュアルチャネル絶縁型ゲート・ドライバ

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスにアップグレード機能を搭載した、ドロップ・イン代替製品
NEW UCC21330 アクティブ 3kVRMS 4A/6A two-channel isolated gate driver with enable logic and programmable deadtime Improved CMTI, faster VDD startup

製品詳細

Number of channels 2 Isolation rating Basic Withstand isolation voltage (VISO) (Vrms) 3000 Working isolation voltage (VIOWM) (Vrms) 990 Transient isolation voltage (VIOTM) (VPK) 4242 Power switch IGBT, MOSFET Peak output current (A) 6 Features Disable, Programmable dead time Output VCC/VDD (max) (V) 18 Output VCC/VDD (min) (V) 9.2 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 5.5 Propagation delay time (µs) 0.028 Input threshold CMOS, TTL Operating temperature range (°C) -40 to 125 Rating Catalog Bootstrap supply voltage (max) (V) 990 Rise time (ns) 5 Fall time (ns) 6 Undervoltage lockout (typ) (V) 8
Number of channels 2 Isolation rating Basic Withstand isolation voltage (VISO) (Vrms) 3000 Working isolation voltage (VIOWM) (Vrms) 990 Transient isolation voltage (VIOTM) (VPK) 4242 Power switch IGBT, MOSFET Peak output current (A) 6 Features Disable, Programmable dead time Output VCC/VDD (max) (V) 18 Output VCC/VDD (min) (V) 9.2 Input supply voltage (min) (V) 3 Input supply voltage (max) (V) 5.5 Propagation delay time (µs) 0.028 Input threshold CMOS, TTL Operating temperature range (°C) -40 to 125 Rating Catalog Bootstrap supply voltage (max) (V) 990 Rise time (ns) 5 Fall time (ns) 6 Undervoltage lockout (typ) (V) 8
SOIC (D) 16 59.4 mm² 9.9 x 6
  • 抵抗によりデッド タイムをプログラム可能
  • 汎用:デュアル ローサイド、デュアル ハイサイド、またはハーフ ブリッジ ドライバ
  • ピーク ソース 4A、ピーク シンク 6A の出力
  • 入力 VCCI 範囲:3V~5.5V
  • 最大 25V の VDD 出力駆動電源
    • VDD UVLO:‌8V
  • スイッチング パラメータ:
    • 伝搬遅延時間:28ns (代表値)
    • 最小パルス幅:10ns
    • 最大遅延マッチング:5ns
    • 最大パルス幅歪み:‌5.5ns
  • TTL および CMOS 互換の入力
  • グリッチ除去フィルタを内蔵
  • I/O の負電圧耐性:-2V、200ns
  • 100V/ns を超える同相過渡耐性 (CMTI)
  • 絶縁バリアの寿命:>40 年
  • 最大 7800VPK のサージ耐性
  • 細幅の SOIC-16 (D) パッケージ
  • 安全関連認証 (予定):
    • DIN V VDE V 0884-11:2017-01 と DIN EN 61010-1 に準拠した絶縁耐圧:4242VPK
    • UL 1577 に準拠した絶縁耐圧:3000VRMS (1 分間)
    • IEC 60950-1、IEC 62368-1、IEC 61010-1 最終機器規格による CSA 認定
    • GB4943.1-2011 準拠の CQC 認定
  • WEBENCH® Power Designer により、UCC21222 を使用するカスタム設計を作成
  • 抵抗によりデッド タイムをプログラム可能
  • 汎用:デュアル ローサイド、デュアル ハイサイド、またはハーフ ブリッジ ドライバ
  • ピーク ソース 4A、ピーク シンク 6A の出力
  • 入力 VCCI 範囲:3V~5.5V
  • 最大 25V の VDD 出力駆動電源
    • VDD UVLO:‌8V
  • スイッチング パラメータ:
    • 伝搬遅延時間:28ns (代表値)
    • 最小パルス幅:10ns
    • 最大遅延マッチング:5ns
    • 最大パルス幅歪み:‌5.5ns
  • TTL および CMOS 互換の入力
  • グリッチ除去フィルタを内蔵
  • I/O の負電圧耐性:-2V、200ns
  • 100V/ns を超える同相過渡耐性 (CMTI)
  • 絶縁バリアの寿命:>40 年
  • 最大 7800VPK のサージ耐性
  • 細幅の SOIC-16 (D) パッケージ
  • 安全関連認証 (予定):
    • DIN V VDE V 0884-11:2017-01 と DIN EN 61010-1 に準拠した絶縁耐圧:4242VPK
    • UL 1577 に準拠した絶縁耐圧:3000VRMS (1 分間)
    • IEC 60950-1、IEC 62368-1、IEC 61010-1 最終機器規格による CSA 認定
    • GB4943.1-2011 準拠の CQC 認定
  • WEBENCH® Power Designer により、UCC21222 を使用するカスタム設計を作成

UCC21222 は、プログラミング可能なデッドタイムを備えた絶縁型デュアル チャネル ゲート ドライバです。ピーク電流はソース 4A、シンク 6A で、パワー MOSFET、IGBT、GaN トランジスタを駆動するように設計されています。

デバイスは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、または 1 つのハーフ ブリッジ ドライバとして構成可能です。5ns の遅延マッチング性能により、内部貫通電流のリスクを伴わずに、2 つの出力を並列化して 2 倍の駆動力で重負荷条件に対応できます。

入力側は、3.0kVRMS の絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 100V/ns 以上です。

抵抗によるデッドタイムのプログラミングが可能なため、システムの制約に合わせてデッドタイムを調整することにより、効率を高め、出力のオーバーラップを防止できます。その他の保護機能として、DIS をHigh に設定した場合に 2 つの出力を同時にシャットダウンするディスエーブル機能、5ns 未満の入力過渡を除去する内蔵グリッチ除去フィルタ、入力 / 出力ピンでの 200ns にわたる最大 -2V のスパイクに対応する負電圧処理機能があります。すべての電源が UVLO 機能を備えています。

UCC21222 は、プログラミング可能なデッドタイムを備えた絶縁型デュアル チャネル ゲート ドライバです。ピーク電流はソース 4A、シンク 6A で、パワー MOSFET、IGBT、GaN トランジスタを駆動するように設計されています。

デバイスは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、または 1 つのハーフ ブリッジ ドライバとして構成可能です。5ns の遅延マッチング性能により、内部貫通電流のリスクを伴わずに、2 つの出力を並列化して 2 倍の駆動力で重負荷条件に対応できます。

入力側は、3.0kVRMS の絶縁バリアによって 2 つの出力ドライバと分離されており、同相過渡耐性 (CMTI) は 100V/ns 以上です。

抵抗によるデッドタイムのプログラミングが可能なため、システムの制約に合わせてデッドタイムを調整することにより、効率を高め、出力のオーバーラップを防止できます。その他の保護機能として、DIS をHigh に設定した場合に 2 つの出力を同時にシャットダウンするディスエーブル機能、5ns 未満の入力過渡を除去する内蔵グリッチ除去フィルタ、入力 / 出力ピンでの 200ns にわたる最大 -2V のスパイクに対応する負電圧処理機能があります。すべての電源が UVLO 機能を備えています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
16 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート UCC21222 4A、6A、3.0kVRMS 絶縁型デュアル チャネル ゲート ドライバ 、デッドタイム付き データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2024年 2月 22日
証明書 VDE Certificate for Basic Isolation for DIN EN IEC 60747-17 (Rev. W) 2024年 1月 31日
証明書 UCC21220 CQC Certificate of Product Certification 2023年 8月 16日
アプリケーション概要 The Use and Benefits of Ferrite Beads in Gate Drive Circuits PDF | HTML 2021年 12月 16日
証明書 FPPT2 - Nonoptical Isolating Devices UL 1577 Certificate of Compliance 2021年 10月 26日
試験報告書 Peak Efficiency at 99%, 585-W High-Voltage Buck Reference Design 2020年 4月 24日
アプリケーション概要 External Gate Resistor Selection Guide (Rev. A) 2020年 2月 28日
アプリケーション概要 Understanding Peak IOH and IOL Currents (Rev. A) 2020年 2月 28日
証明書 UL Certification E181974 Vol 4. Sec 9 (Rev. A) 2019年 7月 22日
ユーザー・ガイド Gate Drive Voltage vs. Efficiency 2019年 4月 25日
アプリケーション概要 How to Drive High Voltage GaN FETs with UCC21220A 2019年 3月 6日
ホワイト・ペーパー Impact of an isolated gate driver (Rev. A) 2019年 2月 20日
アプリケーション・ノート Common Mode Transient Immunity (CMTI) for UCC2122x Isolated Gate Drivers 2018年 7月 19日
ホワイト・ペーパー Demystifying high-voltage power electronics for solar inverters 2018年 6月 6日
アプリケーション・ノート Solar Inverter Layout Considerations for UCC21220 2018年 6月 6日
技術記事 Boosting efficiency for your solar inverter designs PDF | HTML 2018年 5月 24日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

UCC21220EVM-009 — UCC21220 4A、6A、3.0kVRMS 絶縁型デュアルチャネル・ゲート・ドライバの評価モジュール

UCC21220EVM-009 is designed for evaluating UCC21220, which is a 3.0-kVRMS Isolated Dual-Channel Gate Driver with 4.0-A source and 6.0-A sink peak current capability. This EVM could be served to evaluate the driver IC against its datsheet. The EVM can also be used as Driver IC component selection (...)
ユーザー ガイド: PDF
シミュレーション・モデル

UCC21222-Q1 PSpice Transient Model

SLUM622.ZIP (57 KB) - PSpice Model
シミュレーション・モデル

UCC21222-Q1 Unencrypted PSpice Transient Model

SLUM623.ZIP (3 KB) - PSpice Model
計算ツール

SLURAZ5 UCC21520 Bootstrap Calculator 1.0

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
絶縁型ゲート・ドライバ
UCC21220 ディスエーブル・ピン採用、MOSFET と GaNFET 向けの 8V UVLO 搭載、3.0kVrms、4A/6A、デュアルチャネル絶縁型ゲート・ドライバ UCC21222 ディスエーブル・ピン採用、プログラマブル・デッドタイム機能と 8V UVLO 搭載、3.0kVrms、4A/6A、デュアルチャネル絶縁型ゲート・ドライバ UCC21520 デュアル入力、ディセーブル ピン採用、8V UVLO (低電圧ロックアウト) 機能搭載、DW パッケージ封止、5.7kVrms、4A/6A、デュアルチャネル絶縁型ゲート ドライバ UCC21521 5.7kVrms、4A/6A、デュアル入力、イネーブル、8V UVLO の各機能搭載、LGA パッケージ封止、デュアルチャネル絶縁型ゲート・ドライバ
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

PMP41006 — C2000™ と GaN 採用、CCM トーテムポール PFC と電流モード LLC を使用した 1kW のリファレンス・デザイン

このリファレンス・デザインは、ハーフ・ブリッジ LLC 段で C2000™ F28004x マイコンを使用し、一種の電流モード制御方式であるハイブリッド・ヒステリシス制御 (HHC) の実装を提示します。このハードウェアは、1kW、80 Plus Titanium、GaN TIDA トーテム・ポール・ブリッジレス CCM およびハーフ・ブリッジ PFC のリファレンス・デザインである TIDA-010062 をベースにしています。ハイブリッド・ヒステリシス制御の目的で、1 枚の独立したセンシング・カードを追加しています。このカードは、共振コンデンサを使用して電圧を再生します。この HHC (...)
試験報告書: PDF
リファレンス・デザイン

TIDA-010203 — C2000 と GaN を使用する 4kW 単相トーテムポール PFC のリファレンス・デザイン

このリファレンス・デザインは、F280049/F280025 制御カードと LMG342x EVM ボードを備えた、4kW CCM トーテムポール PFC です。この設計は、堅牢な PFC ソリューションをデモンストレーションします。コントローラを MOSFET レッグの中間に接地することで、絶縁型電流センスを回避することができます。非絶縁型のため、高速アンプ OPA607によって AC 電流センスを実装でき、信頼できる過電流保護を実現します。この設計では、効率性、熱画像、AC ドロップ、雷サージ、EMI CE (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

PMP41043 — C2000 と GaN 採用、CCM トーテムポール PFC と電流モード LLC を使用した 1.6kW のリファレンス・デザイン

このリファレンス・デザインは、ハーフ・ブリッジ LLC 段で C2000 F28004x マイコンを使用し、電流モード制御方式であるハイブリッド・ヒステリシス制御 (HHC) の実装を提示します。このハードウェアは、1kW、80 Plus Titanium、GaN CCM (連続導通モード) トーテム・ポール・ブリッジレス PFC (力率補正) およびハーフ・ブリッジ LLC のリファレンス・デザインである TIDA-010062 をベースにしています。ハイブリッド・ヒステリシス制御の目的で、1 (...)
試験報告書: PDF
リファレンス・デザイン

PMP40500 — 54VDC 入力、12V 42A 出力のハーフブリッジのリファレンス・デザイン

12V、42A を出力するこのハーフ・ブリッジのリファレンス・デザインは、有線ネットワーキング型のキャンパス / ブランチ・スイッチで使用するバス・コンバータを意図しています。このデザインは、高効率を達成し、さまざまな保護機能 (過電流、短絡) を搭載しています。このデザインは、3kVRMS の基本絶縁型と機能絶縁型いずれかのゲート・ドライバである UCC21220D、UCC21220AD、UCC21222D と、5.7kVRMS 強化絶縁型ゲート・ドライバである UCC21540D、UCC21540DWK、UCC21541DW の効率比較を提示しています。
試験報告書: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
SOIC (D) 16 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ