AFE7444

アクティブ

10MHz ~ 6GHz、最大 600MHz の IBW (入力帯域幅)、4 個の送信と 4 個の受信、RF サンプリング トランシーバ

製品詳細

Applications General purpose Number of TXs and RXs 4 TX Number of DUCs per TX 2 Number of DDCs per RX 2 RF frequency (max) (MHz) 6000 RF frequency (min) (MHz) 10 Operating temperature range (°C) -40 to 85 Rating Catalog
Applications General purpose Number of TXs and RXs 4 TX Number of DUCs per TX 2 Number of DDCs per RX 2 RF frequency (max) (MHz) 6000 RF frequency (min) (MHz) 10 Operating temperature range (°C) -40 to 85 Rating Catalog
FCBGA (ABJ) 400 289 mm² 17 x 17 FCBGA (ALK) 400 289 mm² 17 x 17
  • 4 つの 14 ビット、9GSPS の DAC
    • 最大 800MHz の信号帯域幅
    • チャネルごとに 1 つの DSA により出力電力を調整
  • 4 つの 14 ビット、3GSPS の ADC
    • 最大 800MHz の信号帯域幅
    • NSD: -151dBFS/Hz
    • fIN = 2.6GHz、-3dBFS 時の AC 性能
      • SNR: 55dBFS
      • SFDR: 73dBc (HD2、HD3)
      • SFDR: 91dBc (ワーストのスプリアス)
    • チャネルごとに 2 つの DSA によりダイナミック・レンジが拡大
    • RF およびデジタル電力検出器
  • RF 周波数範囲: 10MHz~6GHz
  • 高速な周波数ホッピング: 1µs 未満
  • 受信デジタル信号パス
    • ADC ごとのデュアル DDC
    • DDC ごとに 3 相のコヒーレントな 32 ビット NCO
    • デシメーション比: 3x~32x
  • 送信デジタル信号パス
    • DAC ごとのデュアル DUC、32 ビット NCO 付き
    • 補間比率: 8x~36x
    • sin(x)/x 訂正および構成可能な遅延
    • パワー・アンプ保護 (PAP)
  • JESD204B インターフェイス
    • 8 つの最大 15Gbps のトランシーバ
    • サブクラス 1 のマルチチップ同期
  • クロック
    • PLL および VCO 内蔵、バイパス・オプション付き
    • 最大 3GHz のクロック出力、クロック分周器付き
  • DAC 消費電力: 9GSPS で 1.7W/ch
  • ADC 消費電力: 3GSPS で 1.8W/ch
  • パッケージ: 17mm×17mm FC BGA、0.8mm ピッチ
  • 4 つの 14 ビット、9GSPS の DAC
    • 最大 800MHz の信号帯域幅
    • チャネルごとに 1 つの DSA により出力電力を調整
  • 4 つの 14 ビット、3GSPS の ADC
    • 最大 800MHz の信号帯域幅
    • NSD: -151dBFS/Hz
    • fIN = 2.6GHz、-3dBFS 時の AC 性能
      • SNR: 55dBFS
      • SFDR: 73dBc (HD2、HD3)
      • SFDR: 91dBc (ワーストのスプリアス)
    • チャネルごとに 2 つの DSA によりダイナミック・レンジが拡大
    • RF およびデジタル電力検出器
  • RF 周波数範囲: 10MHz~6GHz
  • 高速な周波数ホッピング: 1µs 未満
  • 受信デジタル信号パス
    • ADC ごとのデュアル DDC
    • DDC ごとに 3 相のコヒーレントな 32 ビット NCO
    • デシメーション比: 3x~32x
  • 送信デジタル信号パス
    • DAC ごとのデュアル DUC、32 ビット NCO 付き
    • 補間比率: 8x~36x
    • sin(x)/x 訂正および構成可能な遅延
    • パワー・アンプ保護 (PAP)
  • JESD204B インターフェイス
    • 8 つの最大 15Gbps のトランシーバ
    • サブクラス 1 のマルチチップ同期
  • クロック
    • PLL および VCO 内蔵、バイパス・オプション付き
    • 最大 3GHz のクロック出力、クロック分周器付き
  • DAC 消費電力: 9GSPS で 1.7W/ch
  • ADC 消費電力: 3GSPS で 1.8W/ch
  • パッケージ: 17mm×17mm FC BGA、0.8mm ピッチ

AFE7444は、14ビット、9GSPSのDACと、14ビット、3GSPSのADCを搭載したクワッド・チャネル、広帯域、RFサンプリングのAFE(アナログ・フロント・エンド)です。このデバイスは最大 6GHz の RF で動作するため、周波数変換段の追加を必要とせず、C バンドの周波数帯域への直接 RF サンプリングが可能です。密度と柔軟性の劇的な向上により、多くのチャネル数を持つマルチミッション・システムが可能になります。

DAC信号パスは、最大800MHzの信号帯域幅を実現する補間およびデジタル・アップコンバージョン・オプションをサポートしています。差動出力パスは、DSA(デジタル・ステップ減衰器)を備えており、出力電力を調整できます。

各 ADC の入力パスは、デュアル DSA および RF/デジタル電力検出器を備えています。柔軟なデシメーション・オプションにより、データ帯域幅が最適化されます。

8レーン(8 TX + 8 RX)のサブクラス1準拠JESD204Bインターフェイスは、最大15Gbpsで動作します。バイパス可能なオンチップのPLLにより、クロック動作が簡素化され、オプションとしてクロック出力も可能です。

AFE7444は、14ビット、9GSPSのDACと、14ビット、3GSPSのADCを搭載したクワッド・チャネル、広帯域、RFサンプリングのAFE(アナログ・フロント・エンド)です。このデバイスは最大 6GHz の RF で動作するため、周波数変換段の追加を必要とせず、C バンドの周波数帯域への直接 RF サンプリングが可能です。密度と柔軟性の劇的な向上により、多くのチャネル数を持つマルチミッション・システムが可能になります。

DAC信号パスは、最大800MHzの信号帯域幅を実現する補間およびデジタル・アップコンバージョン・オプションをサポートしています。差動出力パスは、DSA(デジタル・ステップ減衰器)を備えており、出力電力を調整できます。

各 ADC の入力パスは、デュアル DSA および RF/デジタル電力検出器を備えています。柔軟なデシメーション・オプションにより、データ帯域幅が最適化されます。

8レーン(8 TX + 8 RX)のサブクラス1準拠JESD204Bインターフェイスは、最大15Gbpsで動作します。バイパス可能なオンチップのPLLにより、クロック動作が簡素化され、オプションとしてクロック出力も可能です。

ダウンロード 字幕付きのビデオを表示 ビデオ

詳細

AFE7444 の詳細なデータシートや他の設計リソースをご確認ください。 ご請求

商用ワイヤレス・アプリケーションについては、TI のワイヤレス・インフラ RF サンプリング AFE をご覧ください。

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
8 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート AFE7444 14ビット、9GSPS の DACと 14ビット、3GSPS の ADC を搭載したクワッド・チャネル、RF サンプリング AFE データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2020年 1月 15日
アプリケーション概要 An Efficient PoL Power Supply Design for High-Speed Data Converters PDF | HTML 2020年 9月 29日
アプリケーション・ノート AFE74xx Power Dissipation Comparison Across Modes 2019年 12月 7日
アプリケーション・ノート Temp Profile to Maintain Optimum FIT Performance 2019年 7月 23日
技術記事 How to achieve fast frequency hopping PDF | HTML 2019年 3月 3日
アプリケーション・ノート AFE74xx as a single-chip wideband repeater using loopback mode PDF | HTML 2019年 1月 29日
アプリケーション・ノート Evaluating the frequency hopping capability of the AFE74xx PDF | HTML 2018年 12月 3日
EVM ユーザー ガイド (英語) AFE7444EVM and AFE7422EVM User's Guide 2018年 10月 10日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

AFE7444EVM — AFE7444 14 ビット、9GSPS DAC / 3GSPS ADC 搭載、クワッドチャネル RF サンプリング AFE の評価基板

AFE7444 評価基板 (EVM) は、最大で 4 個の送信チャネルと 4 個の受信チャネル (4T4R) を同時サポートするように構成できる、RF サンプリング・トランシーバのプラットフォームです。この基板を使用して評価できる AFE7444 デバイスは、クワッドチャネル RF サンプリング・アナログ・フロント・エンド (AFE) であり、複数の 14 ビット 9GSPS D/A コンバータ (DAC)、複数の 14 ビット 3GSPS A/D コンバータ (ADC)、およびこれらの DAC と ADC 向けの高周波クロック生成に適したオンチップ PLL/VCO (...)

ユーザー ガイド: PDF
ファームウェア

TI-JESD204-IP — 高速データ・コンバータへの FPGA 接続に役立つ、JESD204 Rapid Design IP (JESD204 採用の迅速設計知的財産)

JESD204 rapid design IP (迅速設計知的財産) は、良好に動作する JESD204 システムを FPGA エンジニアが開発する際に、迅速な経路をたどれる設計を採用しています。この IP は、ダウンストリーム (下流) のデジタル処理と他のアプリケーション・ロジックを、性能とタイミングに関する JESD204 プロトコルの重要な制約の大半から分離できるアーキテクチャを採用しています。この IP は、ファームウェア開発に費やす期間を短縮し、FPGA の統合を平易化できるように設計者を支援します。

JESD204 rapid design IP (迅速設計知的財産) は、TI (...)

計算ツール

FREQ-DDC-FILTER-CALC RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator

This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.

In the concept phase, a frequency-planning tool enables fine tuning of (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

製品
レシーバ
ADC32RF80 デュアルチャネル、14 ビット、3GSPS、デュアル DDC/チャネル、RF サンプリング広帯域レシーバ / フィードバック IC ADC32RF82 デュアルチャネル、14 ビット、2.45GSPS、RF サンプリング・テレコム・レシーバ / フィードバック IC ADC32RF83 デュアルチャネル、14 ビット、3GSPS、シングル DDC/チャネル、RF サンプリング・テレコム・レシーバ / フィードバック IC
高速 ADC(≧10 MSPS)
ADC08DJ3200 8 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC) ADC12DJ2700 12 ビット、デュアル 2.7GSPS またはシングル 5.4GSPS、RF サンプリング A/D コンバータ(ADC) ADC12DJ3200 12 ビット、デュアル 3.2GSPS またはシングル 6.4GSPS、RF サンプリング A/D コンバータ(ADC) ADC12DJ5200RF デュアルチャネル 5.2GSPS またはシングルチャネル 10.4GSPS、RF サンプリング 12 ビット ADC ADC12J1600 12 ビット、1.6GSPS、RF サンプリング A/D コンバータ (ADC) ADC12J2700 12 ビット、2.7GSPS、RF サンプリング A/D コンバータ (ADC) ADC12J4000 12 ビット、4.0GSPS、RF サンプリング A/D コンバータ (ADC) ADC31RF80 14 ビット、3GSPS、RF サンプリング広帯域レシーバとフィードバック IC ADC32RF42 デュアルチャネル、14 ビット、1.5GSPS、RF サンプリング A/D コンバータ(ADC) ADC32RF44 デュアルチャネル、14 ビット、2.6GSPS、RF サンプリング A/D コンバータ(ADC) ADC32RF45 デュアルチャネル、14 ビット、3GSPS、RF サンプリング A/D コンバータ (ADC)
RF サンプリング・トランシーバ
AFE7422 10MHz ~ 6GHz、最大 1,200MHz の IBW (入力帯域幅)、2 個の送信と 2 個の受信、RF サンプリング トランシーバ AFE7444 10MHz ~ 6GHz、最大 600MHz の IBW (入力帯域幅)、4 個の送信と 4 個の受信、RF サンプリング トランシーバ
リファレンス・デザイン

TIDA-010132 — レーダーと電子戦の各アプリケーション向け、マルチチャネル RF トランシーバのリファレンス・デザイン

This reference design, an 8-channel analog front end (AFE), is demonstrated using two AFE7444 4-channel RF transceivers and a LMK04828-LMX2594 based clocking subsystem which can enable designs to scale to 16 or more channels. Each AFE channel consists of a 14-bit, 9-GSPS DAC and a 3-GSPS ADC that (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-010131 — レーダー、ワイヤレス、5G テスタ向け、マルチチャネル RF トランシーバ・クロッキングのリファレンス・デザイン

フェーズドアレイ・レーダー、ワイヤレス通信テスタ、電子戦などの高速最終製品向けのアナログ・フロント・エンドは、同期マルチトランシーバ・シグナル・チェーンを必要とします。各トランシーバ・シグナル・チェーンは高速 A/D コンバータ(ADC)と D/A (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
FCBGA (ABJ) 400 オプションの表示
FCBGA (ALK) 400 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ