ホーム インターフェイス シリアル・デジタル・インターフェイス (SDI) IC

LMH0346

アクティブ

デュアル差動出力、3G HD/SD SDI リクロッカ

製品詳細

Function Reclocker Supply voltage (V) 3.3 Power consumption (mW) 365 Data rate (max) (Mbps) 2970 Control interface Pin, SMBus Operating temperature range (°C) -40 to 85
Function Reclocker Supply voltage (V) 3.3 Power consumption (mW) 365 Data rate (max) (Mbps) 2970 Control interface Pin, SMBus Operating temperature range (°C) -40 to 85
HTSSOP (PWP) 20 41.6 mm² 6.5 x 6.4 WQFN (NHZ) 24 20 mm² 5 x 4

  • Supports SMPTE 424M, SMPTE 292M, and SMPTE 259M (C) serial digital video standards
  • Supports 270 Mbps, 1.483 Gbps, 1.485 Gbps, 2.967 Gbps, and 2.97 Gbps serial data rate operation
  • Supports DVB-ASI at 270 Mbps
  • Single 3.3V supply operation
  • 370 mW typical power consumption
  • Two differential, reclocked outputs
  • Choice of second reclocked output or low-jitter, differential, data-rate clock output
  • Single 27 MHz external crystal or reference clock input
  • Manual or automatic rate select input
  • SD/HD operating rate indicator output
  • Lock Detect indicator output
  • Output mute function for data and clock
  • Auto/Manual reclocker bypass
  • Differential LVPECL compatible serial data inputs and outputs
  • LVCMOS control inputs and indicator outputs
  • 20-pin e-TSSOP or 24-pin LLP package
  • Industrial temperature range: -40°C to +85°C
  • Footprint compatible with the LMH0046 and LMH0026 (e-TSSOP package)

  • Supports SMPTE 424M, SMPTE 292M, and SMPTE 259M (C) serial digital video standards
  • Supports 270 Mbps, 1.483 Gbps, 1.485 Gbps, 2.967 Gbps, and 2.97 Gbps serial data rate operation
  • Supports DVB-ASI at 270 Mbps
  • Single 3.3V supply operation
  • 370 mW typical power consumption
  • Two differential, reclocked outputs
  • Choice of second reclocked output or low-jitter, differential, data-rate clock output
  • Single 27 MHz external crystal or reference clock input
  • Manual or automatic rate select input
  • SD/HD operating rate indicator output
  • Lock Detect indicator output
  • Output mute function for data and clock
  • Auto/Manual reclocker bypass
  • Differential LVPECL compatible serial data inputs and outputs
  • LVCMOS control inputs and indicator outputs
  • 20-pin e-TSSOP or 24-pin LLP package
  • Industrial temperature range: -40°C to +85°C
  • Footprint compatible with the LMH0046 and LMH0026 (e-TSSOP package)

  • The LMH0346 3 Gbps HD/SD SDI Reclocker retimes serial digital video data conforming to the SMPTE 424M, SMPTE 292M, and SMPTE 259M (C) standards. The LMH0346 operates at serial data rates of 270 Mbps, 1.483 Gbps, 1.485 Gbps, 2.967 Gbps, and 2.97 Gbps. The LMH0346 supports DVB-ASI operation at 270 Mbps.

    The LMH0346 automatically detects the incoming data rate and adjusts itself to retime the incoming data to suppress accumulated jitter. The LMH0346 recovers the serial data-rate clock and optionally provides it as an output. The LMH0346 has two differential serial data outputs; the second output may be selected as a low-jitter, data-rate clock output. Controls and indicators are: serial clock or second serial data output select, manual rate select input, SD/HD rate indicator output, lock detect output, auto/manual data bypass and output mute. The serial data inputs, outputs, and serial clock outputs are differential LVPECL compatible. The CML serial data and serial clock outputs are suitable for driving 100Ω differentially terminated networks. The control logic inputs and outputs are LVCMOS compatible.

    The LMH0346 is powered from a single 3.3V supply. Power dissipation is typically 370 mW.

    The device is available in two space–saving packages: a 6.5 X 4.4 mm 20-pin e-TSSOP and an even more space–efficient 5 X 4 mm 24-pin LLP package.


    The LMH0346 3 Gbps HD/SD SDI Reclocker retimes serial digital video data conforming to the SMPTE 424M, SMPTE 292M, and SMPTE 259M (C) standards. The LMH0346 operates at serial data rates of 270 Mbps, 1.483 Gbps, 1.485 Gbps, 2.967 Gbps, and 2.97 Gbps. The LMH0346 supports DVB-ASI operation at 270 Mbps.

    The LMH0346 automatically detects the incoming data rate and adjusts itself to retime the incoming data to suppress accumulated jitter. The LMH0346 recovers the serial data-rate clock and optionally provides it as an output. The LMH0346 has two differential serial data outputs; the second output may be selected as a low-jitter, data-rate clock output. Controls and indicators are: serial clock or second serial data output select, manual rate select input, SD/HD rate indicator output, lock detect output, auto/manual data bypass and output mute. The serial data inputs, outputs, and serial clock outputs are differential LVPECL compatible. The CML serial data and serial clock outputs are suitable for driving 100Ω differentially terminated networks. The control logic inputs and outputs are LVCMOS compatible.

    The LMH0346 is powered from a single 3.3V supply. Power dissipation is typically 370 mW.

    The device is available in two space–saving packages: a 6.5 X 4.4 mm 20-pin e-TSSOP and an even more space–efficient 5 X 4 mm 24-pin LLP package.


    ダウンロード 字幕付きのビデオを表示 ビデオ

    技術資料

    star =TI が選定したこの製品の主要ドキュメント
    結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
    12 をすべて表示
    種類 タイトル 最新の英語版をダウンロード 日付
    * データシート LMH0346 3 Gbps HD/SD SDI Reclocker with Dual Differential Outputs (jp) データシート (Rev. I 翻訳版) 最新英語版 (Rev.J) PDF | HTML 2009年 11月 9日
    セレクション・ガイド Broadcast and Professional Video Interface Solutions (Rev. E) 2017年 4月 5日
    アプリケーション・ノート AN-1943 Understanding Serial Digital Video Bit Rates (Rev. A) 2013年 4月 26日
    アプリケーション・ノート AN-1977 LMH0346 Customization with SMBus (Rev. A) 2013年 4月 26日
    アプリケーション・ノート AN-2004 Replacing the CLC016 Reclocker with the LMH0026 (Rev. A) 2013年 4月 26日
    アプリケーション・ノート AN-2145 Power Considerations for SDI Products (Rev. B) 2013年 4月 26日
    アプリケーション・ノート AN-2146 Power Design for SDI and Other Noise-Sensitive Devices (Rev. A) 2013年 4月 26日
    ユーザー・ガイド SD3GDAEVK User Guide 2013年 4月 5日
    ユーザー・ガイド 3 Gbps HD SD SDI Reclocker with Dual Differential Outputs Eval Bd User Guide 2012年 1月 26日
    アプリケーション・ノート High-Speed Board Layout Challenges in FPGA/SDI Sub-Systems 2009年 11月 12日
    アプリケーション・ノート Reference Clock Loop Through Application 2009年 1月 16日
    設計ガイド Broadcast Video Owner's Manual 2006年 11月 17日

    設計と開発

    その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

    回路図

    SD346EVK User Files

    SNLC007.ZIP (891 KB)
    シミュレーション・ツール

    PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

    PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

    設計とシミュレーション向けの環境である PSpice for TI (...)
    シミュレーション・ツール

    TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

    TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

    TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

    TINA は DesignSoft (...)

    ユーザー ガイド: PDF
    英語版 (Rev.A): PDF
    パッケージ ピン数 ダウンロード
    HTSSOP (PWP) 20 オプションの表示
    WQFN (NHZ) 24 オプションの表示

    購入と品質

    記載されている情報:
    • RoHS
    • REACH
    • デバイスのマーキング
    • リード端子の仕上げ / ボールの原材料
    • MSL 定格 / ピーク リフロー
    • MTBF/FIT 推定値
    • 材質成分
    • 認定試験結果
    • 継続的な信頼性モニタ試験結果
    記載されている情報:
    • ファブの拠点
    • 組み立てを実施した拠点

    推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

    サポートとトレーニング

    TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

    コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

    TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

    ビデオ