ホーム パワー・マネージメント 電圧リファレンス シリーズ電圧リファレンス

REF5040

アクティブ

4.096V、3μVpp/V のノイズ、3ppm/℃ のドリフト、高精度のシリーズ・リファレンス電圧

製品詳細

VO (V) 4.096 Initial accuracy (max) (%) 0.05 Temp coeff (max) (ppm/°C) 3 Vin (min) (V) 4.296 Vin (max) (V) 18 Iq (typ) (mA) 0.8 Rating Catalog Features TRIM/NR pin LFN 0.1 to 10 Hz (typ) (µVPP) 12 Iout/Iz (max) (mA) 10 Operating temperature range (°C) -40 to 125
VO (V) 4.096 Initial accuracy (max) (%) 0.05 Temp coeff (max) (ppm/°C) 3 Vin (min) (V) 4.296 Vin (max) (V) 18 Iq (typ) (mA) 0.8 Rating Catalog Features TRIM/NR pin LFN 0.1 to 10 Hz (typ) (µVPP) 12 Iout/Iz (max) (mA) 10 Operating temperature range (°C) -40 to 125
SOIC (D) 8 29.4 mm² 4.9 x 6 VSSOP (DGK) 8 14.7 mm² 3 x 4.9
  • 低い温度ドリフト:
    • 高グレード:3ppm/℃ (最大値)
    • 標準グレード:8ppm/℃ (最大値)
  • 高精度:
    • 高グレード:0.05% (最大値)
    • 標準グレード:0.1% (最大値)
  • 低いノイズ:3µV PP/V
  • 優れた長期安定性:
    • 最初の 1000 時間後に 22ppm (SOIC-8)
    • 最初の 1000 時間後に 50ppm (VSSOP-8)
  • 大きな出力電流:±10mA
  • 温度範囲:-40℃~125℃
  • 低い温度ドリフト:
    • 高グレード:3ppm/℃ (最大値)
    • 標準グレード:8ppm/℃ (最大値)
  • 高精度:
    • 高グレード:0.05% (最大値)
    • 標準グレード:0.1% (最大値)
  • 低いノイズ:3µV PP/V
  • 優れた長期安定性:
    • 最初の 1000 時間後に 22ppm (SOIC-8)
    • 最初の 1000 時間後に 50ppm (VSSOP-8)
  • 大きな出力電流:±10mA
  • 温度範囲:-40℃~125℃

REF50xx は、低ノイズ、低ドリフト、非常に高精度の電圧リファレンスのファミリです。これらのリファレンス電圧は、シンク電流とソース電流の両方に対応でき、優れたラインおよび負荷レギュレーションを備えています。

独自の設計手法により、優れた温度ドリフト (3ppm/℃) と高精度 (0.05%) を実現しています。これらの機能と超低ノイズの組み合わせにより、REF50xx ファミリは高精度のデータ・アクイジション・システムでの使用に最適です。

各リファレンス電圧は、高グレード (REF50xxIDGK および REF50xxID) と標準グレード (REF50xxAIDGK および REF50xxAID) の両方で供給されます。このリファレンス電圧は、8 ピンの VSSOP および SOIC パッケージで供給され、-40℃~125℃で動作が規定されています。

REF50xx は、低ノイズ、低ドリフト、非常に高精度の電圧リファレンスのファミリです。これらのリファレンス電圧は、シンク電流とソース電流の両方に対応でき、優れたラインおよび負荷レギュレーションを備えています。

独自の設計手法により、優れた温度ドリフト (3ppm/℃) と高精度 (0.05%) を実現しています。これらの機能と超低ノイズの組み合わせにより、REF50xx ファミリは高精度のデータ・アクイジション・システムでの使用に最適です。

各リファレンス電圧は、高グレード (REF50xxIDGK および REF50xxID) と標準グレード (REF50xxAIDGK および REF50xxAID) の両方で供給されます。このリファレンス電圧は、8 ピンの VSSOP および SOIC パッケージで供給され、-40℃~125℃で動作が規定されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
REF70 アクティブ 低ノイズ、低ドリフト、超高精度電圧リファレンス Enhanced initial accuracy (0.025%) with lower temperature drift (2 ppm/°C)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
14 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート REF50xx 低ノイズ、超低ドリフト、高精度の電圧リファレンス データシート (Rev. K 翻訳版) PDF | HTML 英語版 (Rev.K) PDF | HTML 2023年 7月 7日
アプリケーション・ノート Voltage Reference Selection and Design Tips For Data Converters (Rev. B) PDF | HTML 2024年 1月 9日
アプリケーション・ノート Analog Time Gain Control (ATGC) Solutions for TI’s Ultrasound AFE PDF | HTML 2023年 5月 18日
アプリケーション・ノート Stacking the REF50xx for High-Voltage References (Rev. B) PDF | HTML 2023年 4月 25日
e-Book(PDF) Tips and tricks for designing with voltage references (Rev. A) 2021年 5月 7日
その他の技術資料 電圧リファレンスを使用した設計のヒントとコツ (Rev. A 翻訳版) 2021年 5月 4日
アプリケーション・ノート Long-Term Drift in Voltage References PDF | HTML 2021年 3月 25日
アプリケーション・ノート Low-Noise Negative Reference Design with REF5025 2019年 12月 1日
e-Book(PDF) Voltage Supervisor and Reset ICs: Tips, Tricks and Basics 2019年 6月 28日
ホワイト・ペーパー Voltage reference selection basics white paper (Rev. A) 2018年 10月 23日
Analog Design Journal Q3 2009 Issue Analog Applications Journal 2018年 9月 24日
Analog Design Journal Q4 2009 Issue Analog Applications Journal 2018年 9月 24日
Analog Design Journal How the voltage reference affects ADC performance, Part 3 2009年 10月 4日
Analog Design Journal How the voltage reference affects ADC performance, Part 2 2009年 7月 14日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

DIP-ADAPTER-EVM — DIP アダプタの評価基板

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
ユーザー ガイド: PDF
シミュレーション・モデル

REF5040 PSpice Model (Rev. A)

SLIM169A.ZIP (39 KB) - PSpice Model
シミュレーション・モデル

REF5040 TINA-TI Reference Design (Rev. A)

SLIM168A.TSC (130 KB) - TINA-TI Reference Design
シミュレーション・モデル

REF5040 TINA-TI Spice Model (Rev. A)

SLIM167A.ZIP (7 KB) - TINA-TI Spice Model
シミュレーション・モデル

Ultra-Low-Noise Time Gain Control (TGC) Circuit Using Different DAC Devices (Rev. A)

SBAM480A.ZIP (274 KB) - PSpice Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン

TIDA-01056 — 電源効率の最適化と EMI の最小化を実現する 20 ビット、1MSPS DAQ(データ・アクイジション)のリファレンス・デザイン

This reference design for high performance data acquisition (DAQ) systems optimizes power stage in order to reduce power consumption and minimize the effect of EMI from switching regulator by using LMS3635-Q1 buck converter.  This reference designs yields 7.2% efficiency improvement at most (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01054 — 高性能 DAQ システムの EMI 効果排除向けマルチレール電源のリファレンス・デザイン

TIDA-01054 リファレンス・デザインは LM53635 降圧コンバータを使用し、16 ビット超のデータ・アクイジション(DAQ)システムに EMI がもたらす性能低下の影響を排除します。降圧コンバータにより、基板面積を節減するとともに EMI によるノイズ劣化を招かずに、電源ソリューションをシグナルパスに近接配置できます。このリファレンス・デザインにより、20 ビットの1MSPS 逐次比較型(SAR)ADC を使用する場合に、100.13dB のシステム SNR 性能を実現できます。これは、外部電源を使用する場合の 100.14dB という SNR 性能に匹敵する値です。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01576 — High accuracy analog input module reference design with 16-bit 1-MSPS dual simultaneous-sampling ADC

This reference design accurately measures 16-channel AC voltage and current inputs using a precision 16-bit SAR ADC over a wide input range. This range covers protection and measurement requirements (including sampling requirements as per IEC 61850-9-2), which simplifies system design and improves (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-010008 — グリッド・アプリケーションを過渡から保護するフラットクランプ TVS(過渡電圧サプレッサ)ベースのリファレンス・デザイン

This reference design features multiple approaches for  protecting AC or DC analog input, DC analog output, AC or DC binary input, digital output with a high side or low side driver, LCD bias supply, USB interfaces (power and data) and onboard power supplies with 24, 12 or 5V input used in (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01402 — DAC 信号バッファリングのための高精度リファレンス・デザイン

このリファレンス・デザインは、業界初のゼロ・クロスオーバーとゼロ・ドリフト・アンプ(OPA388)を採用し、D/A コンバータ(DAC)のアナログ出力をバッファします。このリファレンス・デザインは、ゼロ・クロスオーバーとゼロ・ドリフトによるシステムの積分非直線性(INL)の最小化、DAC(DAC8830)のフルスケール・レンジの活用を可能にします。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01214 — 16 ビット ADC とデジタル・アイソレータを使用する絶縁型、高精度アナログ入力モジュールのリファレンス・デザイン

This reference design provides accurate measurements of AC voltage and current inputs using a precision 16-bit SAR ADC over a wide input range, covering protection and measurement range (including sampling requirements of IEC 61850-9-2), simplifying system design and improving trip time (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01055 — 高性能 DAQ システム向け ADC リファレンス電圧バッファ最適化のリファレンス・デザイン

TIDA-01055 は高性能 DAQ システムのリファレンス・デザインで、TI の高速オペアンプ OPA837 の使用により ADC リファレンス・バッファを最適化し、SNR 特性の改善と消費電力の低減を実現します。複合バッファ構成で使用され、従来のオペアンプに比べ消費電力を 22% 改善します。バッファ内蔵リファレンス電圧源は多くの場合、チャネル数の多いシステムでの最適性能の実現に必要な駆動能力が不足しています。  このリファレンス・デザインは複数の ADC を駆動可能なほか、18 ビット 2MSPS 逐次比較型(SAR)ADC を使用して、15.77 ビットのシステム (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01057 — 10Vpp の真の差動入力に対応し、信号ダイナミック・レンジを最大化する最大 20 ビットの ADC のリファレンス・デザイン

This reference design is designed for high performance data acquisition(DAQ) systems to improve the dynamic range of 20 bit differential input ADCs. Many DAQ systems require the measurement capability at a wide FSR (Full Scale Range) in order to obtain sufficient signal dynamic range. Many earlier (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIPD173 — 16 ビット 1MSPS データ取得リファレンス・デザイン、シングル・エンド・マルチプレックス・アプリケーション用

This TI Precision Verified Design details a systematic design methodology for a 16 bit, 1MSPS, single-ended data acquisition (DAQ) block optimized to achieve excellent settling time, power consumption, static performance and dynamic performance for multiplexed applications.  The design (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
VSSOP (DGK) 8 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 材質成分
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ