TPA5052
- Digital Audio Format: 16–24–bit I2S
- Single Serial Input Port
- Delay Time: 170 ms/ch at fs = 48 kHz
- Delay Resolution: 256 samples
- Delay Memory Cleared on Power–Up or After Delay Changes
- Eliminates Erroneous Data From Being Output
- 3.3 V Operation With 5 V Tolerant I/O
- Supports Audio Bit Clock Rates of 32 to 64 fs with fs = 32 kHz–192 kHz
- No External Crystal or Oscillator Required
- All Internal Clocks Generated From the Audio Clock
- Surface Mount 4mm × 4mm, 16–pin QFN Package
- APPLICATIONS
- High Definition TV Lip–Sync Delay
- Flat Panel TV Lip–Sync Delay
- Home Theater Rear–Channel Effects
- Wireless Speaker Front–Channel Synchronization
- Camcorders
The TPA5052 accepts a single serial audio input, buffers the data for a selectable period of time, and outputs the delayed audio data on a single serial output. In systems with complex video processing algorithms, one device allows delay of up to 170 ms/ch (fs = 48 kHz) to synchronize the audio stream to the video stream. If more delay is needed, the devices can be connected in series.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
2 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | Stereo Digital Audio Lip-Sync Delay データシート (Rev. A) | 2006年 8月 8日 | |||
EVM ユーザー ガイド (英語) | TPA5052EVM - User Guide | 2006年 9月 18日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
TPA5051EVM — TPA5051 評価モジュール(EVM)
The TPA5051 evaluation module (EVM) consists of a single TPA5051 audio delay device, along with other external components mounted on a printed-circuit board (PCB) that can be used to independently delay two digital audio streams. Each digital audio stream consists of a left and right channel, both (...)
ユーザー ガイド: PDF
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | ダウンロード |
---|---|---|
VQFN (RSA) | 16 | オプションの表示 |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 材質成分
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点