PMP8999

12Vin 1V 60A: TPS40422 およびパワー・ブロック II CSD87384 使用:2 相、PMPBus インターフェイス付き

概要

高速プロセッサ・コア・アプリケーション用の二相同期整流・降圧コンバータとして大電流を供給し、小さいリップルと高速ダイナミック応答を達成します。同じアプローチを使用して、代表値が 1.2V ~ 3.3V であるメモリや入出力の電源電圧を供給することもできます。二相インターリーブにより、出力リップルを低減し、急激に変動する負荷に対して、より迅速に応答することができます。二相方式で電力損失を分散することで、ヒートシンク・ハードウェアを追加する必要がなくなります。TI の Fusion GUI を使用して TPS40422 との通信を実行するための「プロジェクト・ファイル」も付属しています。出力電圧と出力電流の制限は、GUI を使用して調整および監視できます。同じ GUI を使用して、追加の設定項目にもアクセスできます。テスト・レポートには、ファンによる空冷を採用した場合と採用していない場合の両方で、負荷能力を表す熱分布を示す画像も掲載されています。電圧ストレス。損失、出力リップルが最大になる 12Vin の条件下でテストを実行しました。TPS40422 内に入力電圧フィード・フォワードを搭載しているので、このデザインは 5Vin の場合でも同じ高速制御ループで動作します。

出力電圧オプション PMP8999.1
Vin (Min) (V) 4.5
Vin (Max) (V) 13.2
Vout (Nom) (V) 1
Iout (Max) (A) 50
Output Power (W) 50
Isolated/Non-Isolated Non-Isolated
Input Type DC
Topology Buck- Multiphase
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

SLUUAV9.PDF (689 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

SLURAN1.PDF (165 K)

設計レイアウトとコンポーネントを示した詳細な回路図

SLURAN2.PDF (113 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

SLUC518.ZIP (315 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

SLUUAW0.PDF (830 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

AC/DC & DC/DC controllers (external FET)

TPS40422PMBus 付きデュアル出力または多相、同期整流・降圧コントローラ

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
試験報告書 PMP8999 Test Results 2013年 12月 12日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ