PMP9463

Xilinx Ultrascale™ Kintex® FPGA マルチ・ギガビット トランシーバ(MGT)用パワー・ソリューション

概要

PMP9463 リファレンス・デザインでは、Xilinx 製の Kintex® FPGA 内のマルチギガビット・トランシーバ(MGT)に電力を供給するために必要とされるすべての電源レールを実装できます。  PMBus インターフェイスを活用して電流と電圧を監視し、低出力電圧リップルに関する Xilinx の要件を満たします。  このデザインでは 5V の入力を受け入れ、低コストのディスクリート・ソリューションを実現します。

特長
  • Xilinx Ultrascale™ Kintex® FPGA 内の MGT レールに電力を供給するために必要とされるすべての電源レールを実装
  • 5V 入力対応のために最適化した設計
  • 低出力電圧リップル < 10mV
  • オンボードのパワーアップ/ダウン・シーケンシング
  • 出力電圧と電流を報告する PMBUS インターフェイス
  • ディスクリート型の低コスト・ソリューション
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU646.PDF (320 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDU456.PDF (627 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDRAF6.PDF (106 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDR931.PDF (510 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDR932.PDF (89 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDC532.ZIP (591 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

製品

設計や代替製品候補に TI 製品を含めます。

シーケンサ

LM3880遅延時間固定、3 レール、シンプルな電源シーケンサ

データシート: PDF | HTML
パワー・ブロック

CSD86330Q3DSON 3mm x 3mm パワー・ブロック、20A、25V、N チャネル、同期整流降圧 NexFET™ パワー MOSFET

データシート: PDF | HTML
降圧 コントローラ (外部スイッチ)

TPS40400遠隔測定機能搭載、PMBus™ 対応、3V ~ 20V、30A 同期整流降圧コンバータ

データシート: PDF | HTML

開発を始める

ソフトウェア

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 2
種類 タイトル 英語版のダウンロード 日付
試験報告書 PMP9463 Overview 2014年 11月 18日
試験報告書 PMP9463 Test Results 2014年 7月 24日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ