ギガビット・イーサネット・リンク・アグリゲータ・リファレンス・デザイン
TIDA-00269
この製品はすでに市場にリリースされており、ご購入できます。 一部の製品は、より新しい代替品を使用できる可能性があります。

概要/特長

技術資料

サポートとトレーニング

注文情報


リファレンス・デザインと TI のリソースに関する重要なお知らせと免責事項を表示


概要

The Gigabit Ethernet Link Aggregator reference design features the TLK10081 device which is a multi-rate link aggregator intended for use in high-speed bi-directional point-to-point data transmission systems to reduce the number of physical links by multiplexing lower speed serial links into higher speed serial links. This reference design helps customers reduce the number of serial links that need to be implemented and managed within an application. TLK10081 enables customers to aggregate and de-aggregate multiple serial links, of all types including raw data types. Also, featured is the CDCM6208 device that can provide extremely low-jitter Clock input to the TLK10081 in customer systems that do not have one available (or does not meet the jitter requirement of the system). The high-speed signals of channel A have been routed to SFP+ modules for easy evaluation in systems that implement optical fiber configurations. The high-speed signals of channel B have been routed to edge launch SMA connectors for easy evaluation in systems that use standard test equipment.

特長
  • TLK10081 has the ability to handle many different data types without the need encode the data in a special way. Some common signals include 1 GbE, SGMII, as well as raw data signals at rates from 250 Mbps to 1.25 Gbps
  • 8 × (0.25 to 1.25 Gbps) to 1 x (2 to 10 Gbps) Multiplexing
  • Supports flexible clocking schemes including externally-jitter-cleaned clock recovered from the high-speed side
  • Lowest power consumption per channel (800mW Nominal/Ch)
  • Link aggregation helps reduce cables or routing traces within a system through multiplexing lower speed serial signals into a single high speed serial link
  • Use TLK10081 for de-aggregation on the recieve side of the system

リファレンス・デザインと TI のリソースに関する重要なお知らせと免責事項を表示


  



回路図/ブロック図

システム全体の機能把握をサポート。

回路図のダウンロード

テスト・データ

認証済みテスト、シミュレーション・データをもとに結果を表示。

テスト・データのダウンロード


TI デバイス (7)

リファレンス・デザインで使用されている TI 製品の無償サンプルのご注文とツールのご購入

型番 名前 製品ファミリ 無償サンプル/購入 設計キット&評価モジュール
CDCLVP1204  低ジッタ、2 入力、選択可能 1:4 LVPECL バッファ  クロックとタイミング  無償サンプル/購入 設計キット&評価モジュール表示
CDCM6208  2:8 超低消費電力、低ジッタ・クロック・ジェネレータ  クロックとタイミング  無償サンプル/購入 設計キット&評価モジュール表示
TCA6424  低電圧、24 ビット I2C/SMBus I/O エクスパンダ、割り込み出力リセットおよびコンフィギュレーション・レジスタ付  I2C  該当なし 該当なし
TLK10081  10Gbps 1 ~ 8 チャネル、マルチレート、冗長リンク・アグリゲータ  インターフェイス  無償サンプル/購入 設計キット&評価モジュール表示
TLV702  300 mA、低 Iq、低ドロップアウト・レギュレータ、ポータブル用  電源 IC  無償サンプル/購入 設計キット&評価モジュール表示
TPS74401  シングル出力 LDO、3.0A、可変(0.8 ~ 3.3V)、高速過渡応答、プログラマブル・ソフトスタート  電源 IC  無償サンプル/購入 設計キット&評価モジュール表示
TXB0108  8 ビット双方向 レベル・トランスレータ、自動方向検出/±15kV ESD保護  電圧レベルシフタ  無償サンプル/購入 設計キット&評価モジュール表示

シンボル/フットプリント

型番 パッケージ | ピン数 CAD ファイル(.bxl) STEP モデル(.stp)
CDCLVP1204 ダウンロード ダウンロード
CDCM6208 ダウンロード ダウンロード
TCA6424 ダウンロード
TLV702 ダウンロード ダウンロード
ダウンロード ダウンロード
TPS74401 ダウンロード ダウンロード
ダウンロード
ダウンロード ダウンロード
TXB0108 ダウンロード ダウンロード
ダウンロード ダウンロード
DSBGA (YZP)| 20 ダウンロード -
ダウンロード ダウンロード

テキサス・インスツルメンツは Accelerated Designs, Inc. と連携して、TI 製品用の回路図記号と PCB レイアウト・フットプリントを提供しています。

ステップ 1: ソフトウェアをダウンロードしてインストールします 無償ダウンロード

ステップ 2:CAD ファイル(.bxl)のテーブルから記号およびフットプリントをダウンロードします。


技術資料

リファレンス・デザインと TI のリソースに関する重要なお知らせと免責事項を表示

ユーザー・ガイド (2)
タイトル 種類 サイズ (KB) 日付 英語版
PDF 357 2014年 7月 14日
PDF 662 2014年 7月 14日
設計ファイル (2)
タイトル 種類 サイズ (KB) 日付 英語版
PDF 241 2014年 7月 14日
PDF 421 2014年 7月 14日
関連ツールとソフトウェア

ソフトウェア (1)



サポートとトレーニング

技術的な質問と回答を豊富に掲載している TI の包括的なオンライン・ナレッジ・ベースは 24 時間 365 日ご利用になれます。

TI のエキスパートによる回答の検索

コミュニティ内のコンテンツは、個別の TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。
使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI のサポート・ページをご覧ください

技術記事