JAJSKB1M
December 2003 – November 2022
SN74LVC1T45
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics (VCCA = 1.8 V ± 0.15 V)
6.7
Switching Characteristics (VCCA = 2.5 V ± 0.2 V)
6.8
Switching Characteristics (VCCA = 3.3 V ± 0.3 V)
6.9
Switching Characteristics (VCCA = 5 V ±0.5 V)
6.10
Operating Characteristics
6.11
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Fully Configurable Dual-Rail Design Allows Each Port to Operate Over the Full 1.65-V to 5.5-V Power-Supply Range
8.3.2
Support High Speed Translation
8.3.3
Ioff Supports Partial Power-Down Mode Operation
8.3.4
Balanced High-Drive CMOS Push-Pull Outputs
8.3.5
Vcc Isolation
8.4
Device Functional Modes
9
Applications and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Unidirectional Logic Level-Shifting Application
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.3
Application Curve
9.2.2
Bidirectional Logic Level-Shifting Application
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.2.2.1
Enable Times
9.2.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Documentation Support
12.1.1
Related Documentation
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
12.5
Electrostatic Discharge Caution
12.6
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
YZP|6
MXBG347
DPK|6
MPSS055A
DCK|6
MPDS114C
DRL|6
MPDS159F
DBV|6
MPDS026O
サーマルパッド・メカニカル・データ
DPK|6
QFND393
DCK|6
QFND228B
発注情報
jajskb1m_oa
jajskb1m_pm
1
特長
JESD 22 を超える ESD 保護
2000V、人体モデル (A114-A)
200V、マシン・モデル (A115-A)
1000V、デバイス帯電モデル (C101)
テキサス・インスツルメンツの
NanoFree™
パッケージで供給
完全に構成可能なデュアル・レール設計により、1.65V~5.5V の電源電圧の全範囲にわたって各ポートが動作可能
V
CC
絶縁機能:いずれかの V
CC
入力が GND レベルになると、両方のポートがハイ・インピーダンス状態に移行
V
CCA
を基準とする DIR 入力回路
低い消費電力、最大 I
CC
:4µA
3.3V において ±24mA の出力駆動能力
I
off
により部分的パワーダウン・モードでの動作をサポート
最大データ・レート
420Mbps (3.3V から 5V に変換)
210Mbps (3.3V に変換)
140Mbps (2.5V に変換)
75Mbps (1.8V に変換)
JESD 78、Class II 準拠で 100mA 超のラッチアップ性能