JAJSLD9A December   2021  – September 2022 AFE8030

PRODUCTION DATA  

  1. 1特長
  2. 2アプリケーション
  3. 3概要
  4. 4 AFE8030 Functional Block Diagram
  5. 5Revision History
  6. 6Device and Documentation Support
    1. 6.1 Device Support
    2. 6.2 Receiving Notification of Documentation Updates
    3. 6.3 サポート・リソース
    4. 6.4 Trademarks
    5. 6.5 Electrostatic Discharge Caution
    6. 6.6 Glossary
  7. 7Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • オクタル RF サンプリング 12GSPS 送信 DAC
  • オクタル RF サンプリング 4GSPS 受信 ADC
  • デュアル RF サンプリング 4GSPS フィードバック ADC
  • 最大 RF 信号帯域幅:
    • TX/FB:800MHz
      • (4 チャネル・モードの場合 1200MHz)
    • RX:400MHz
      • (4 チャネル・モードの場合 800MHz)
  • RF 周波数範囲:最大 6GHz
  • デジタル・ステップ・アッテネータ (DSA):
    • TX:40dB レンジ、1dB アナログ・ステップ、0.125dB デジタル・ステップ
    • RX/FB:31/25dB レンジ、1dB ステップ
  • シングルまたはデュアル・バンド DUC/DDC
  • デュアル NCO (チェーンごと) による周波数の高速な切り換え
  • TX と RX の高速切り換えによる TDD 動作をサポート
  • 内蔵 PLL/VCO により DAC/ADC クロックを生成
  • DAC または ADC レートでの外部 CLK (オプション)
  • SerDes データ・インターフェイス
    • JESD204B、JESD204C
    • 8 つの SerDes トランシーバ (最高 32.5Gbps)
    • 8b/10b および 64b/66b エンコード
    • 12 ビット、16 ビット、24 ビット、32 ビットの分解能
    • サブクラス 1 のマルチデバイス同期
  • パッケージ:
    • 17mm × 17mm FCBGA、0.8mm ピッチ