JAJSNV5G February   1998  – October 2022 CD54HC73 , CD74HC73 , CD74HCT73

PRODUCTION DATA  

  1. 特長
  2. 概要
  3. Revision History
  4. Pin Configuration and Functions
  5. Specifications
    1. 5.1 Absolute Maximum Ratings (1)
    2. 5.2 Recommended Operating Conditions
    3. 5.3 Thermal Information
    4. 5.4 Electrical Specifications
    5. 5.5 Prerequisite for Switching Specifications
    6. 5.6 Switching Specifications
  6. Parameter Measurement Information
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Device Functional Modes
  8. Power Supply Recommendations
  9. Layout
    1. 9.1 Layout Guidelines
  10. 10Device and Documentation Support
    1. 10.1 Receiving Notification of Documentation Updates
    2. 10.2 サポート・リソース
    3. 10.3 Trademarks
    4. 10.4 Electrostatic Discharge Caution
    5. 10.5 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
  • N|14
サーマルパッド・メカニカル・データ
発注情報

特長

  • クロック入力にヒステリシスを備えることで、ノイズ耐性を向上させ、立ち上がり / 立ち下がり時間が大きい入力にも対応
  • 非同期リセット
  • 相補出力
  • バッファ付き入力
  • fMAX = 60MHz (標準値、VCC = 5V、
    CL = 15pF、TA = 25℃)
  • ファンアウト (全温度範囲にわたって)
    • 標準出力:10 個の LSTTL 負荷
    • バス・ドライバ出力:15 個の LSTTL 負荷
  • 広い動作温度範囲:-55℃~125℃
  • 平衡な伝搬遅延と遷移時間
  • LSTTL ロジック IC に比べて消費電力を大幅削減
  • HC タイプ
    • 2V~6V で動作
    • 優れたノイズ耐性:VCC に対して NIL = 30%、NIH = 30% (VCC = 5V 時)
  • HCT タイプ
    • 4.5V~5.5V で動作
    • LSTTL 入力ロジックと直接互換、
      VIL = 0.8V (最大値)、VIH = 2V (最小値)
    • CMOS 入力互換、VOL、VOH で II ≦ 1µA