JAJSL63 February   2021 SN55LVCP22A-SP

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 説明
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 Handling Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Input Select Pins
      2. 8.3.2 Output Enable Pins
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Low-Voltage Positive Emitter-Coupled Logic (LVPECL)
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
      2. 9.2.2 Current-Mode Logic (CML)
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
      3. 9.2.3 Single-Ended (LVPECL)
        1. 9.2.3.1 Design Requirements
        2. 9.2.3.2 Detailed Design Procedure
      4. 9.2.4 Low-Voltage Differential Signaling (LVDS)
        1. 9.2.4.1 Design Requirements
        2. 9.2.4.2 Detailed Design Procedure
      5. 9.2.5 Cold Sparing
      6. 9.2.6 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Trademarks
    2. 12.2 静電気放電に関する注意事項
    3. 12.3 用語集
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • QML Class V、RHA、SMD 5962-11242
  • 耐放射線性能
    • 100krad(Si) まで RHA
    • 100krad(Si) まで ELDRS フリー
    • LET = 75MeV×cm2/mg までの SEL 耐性
    • LET = 75MeV×cm2/mg までの SEE 特性を規定
  • 高速 (最高 1000Mbps)
  • 低ジッタの完全差動データ・パス

  • PRBS = 223-1 パターンで 50ps (標準値) のピーク・ツー・ピーク・ジッタ
  • 227mW 未満 (標準値)、313mW (最大値) の合計消費電力
  • 出力 (チャネル間) スキューは 80ps (標準値)
  • 2:1 マルチプレクサ、1:2 デマルチプレクサ、リピータ、または 1:2 信号スプリッタとして構成可能
  • 入力は LVDS、LVPECL、CML 信号に対応
  • 高速なスイッチ時間:1.7ns (標準値)
  • 短い伝搬遅延:0.65ns (標準値)
  • TIA/EIA-644-A LVDS 標準と相互動作
  • 防衛、航空宇宙、医療アプリケーションをサポート
    • 管理されたベースライン
    • 1 つのアセンブリ / テスト拠点と 1 つの製造拠点
    • 長期間の製品ライフ・サイクルと製品変更通知
    • 製品のトレーサビリティ