JAJSOY1A May   2004  – July 2022 SN74CB3Q16211

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. 概要 (続き)
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 Handling Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Electrical Characteristics
    5. 7.5 Switching Characteristics
    6. 7.6 Typical Characteristics
  8. Parameter Measurement Information
  9. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 Receiving Notification of Documentation Updates
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 Electrostatic Discharge Caution
    6. 9.6 Glossary
  10. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DGG|56
  • DL|56
  • DGV|56
サーマルパッド・メカニカル・データ
発注情報

特長

  • テキサス・インスツルメンツの
    Widebus+® ファミリ製品
  • 高帯域幅のデータ・パス (最大 500MHz(1))
  • デバイスの電源オン時とオフ時の両方で 5V 許容の I/O
  • 動作範囲全体にわたって小さく平坦なオン抵抗 (ron) 特性
    (ron = 5Ω、標準値)
  • データ I/O ポートのレール・ツー・レール・スイッチング
    • 3.3V VCCで 0~5V のスイッチング
    • 2.5V VCCで 0~3.3V のスイッチング
  • 伝播遅延がゼロに近い双方向データ・フロー
  • 低い入力および出力容量により負荷および信号歪みが最小化
    (Cio(OFF) = 4pF、標準値)
  • 高いスイッチング周波数 (fOE = 20MHz、最大値)
  • データおよび制御入力にアンダーシュート・クランプ・ダイオードを搭載
  • 低消費電力 (ICC = 1mA、標準値)
  • 2.3V~3.6V の範囲の VCC で動作
  • データ I/O は 0~5V の信号レベルに対応
    (0.8V、1.2V、1.5V、1.8V、2.5V、3.3V、5V)
  • 制御入力を TTL または
    5V/3.3V CMOS 出力で駆動可能
  • Ioff により部分的パワーダウン・モードでの動作をサポート
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 準拠で ESD 性能をテスト済み
    • 2000V、人体モデル
      (A114-B、Class II)
    • 1000V、荷電デバイス・モデル (C101)
  • デジタルとアナログの両方のアプリケーションに対応:PCI インターフェイス、差動信号インターフェイス、メモリ・インターリーブ、バス絶縁、低歪み信号ゲーティング。(1)
GUID-3893ADB8-D6BF-4A49-891F-3AC425414B1B-low.gif
† EN はスイッチに印加される内部イネーブル信号
概略回路図、各 FET スイッチ (SW)
CB3Q ファミリの性能特性の詳細については、TI のアプリケーション・レポート『CBT-C、CB3T、および CB3Q シグナル・スイッチ・ファミリ』を参照してください。