JAJSPE7J
September 1997 – December 2022
SN74LV240A
PRODMIX
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings (1)
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics, VCC = 2.5 V ±0.2 V
6.7
Switching Characteristics, VCC = 3.3 V ±0.3 V
6.8
Switching Characteristics, VCC = 5 V ±0.5 V
6.9
Noise Characteristics for SN74LV240A
6.10
Operating Characteristics
6.11
Typical Characteristics
7
Parameter Measurement Information
7.1
19
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Related Links
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
12.5
Electrostatic Discharge Caution
12.6
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DGV|20
DB|20
NS|20
DW|20
PW|20
サーマルパッド・メカニカル・データ
発注情報
jajspe7j_oa
jajspe7j_pm
1
特長
2V~5.5V の V
CC
で動作
最大 t
pd
:6.5ns (5V 時)
標準 V
OLP
(出力グランド・バウンス) < 0.8V (V
CC
= 3.3V、T
A
= 25℃)
標準 V
OHV
(出力 V
OH
アンダーシュート) > 2.3V (V
CC
= 3.3V、T
A
= 25℃)
すべてのポートで混在モード電圧動作をサポート
JESD 17 準拠で 250mA 超のラッチアップ性能
I
off
により活線挿抜、部分的パワーダウン・モード、バック・ドライブ保護をサポート