JAJSC94C December   2012  – October 2015 TLC6C598-Q1

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. 概要(続き)
  6. ピン構成および機能
  7. 仕様
    1. 7.1 絶対最大定格
    2. 7.2 ESD定格
    3. 7.3 推奨動作条件
    4. 7.4 熱特性について
    5. 7.5 電気的特性
    6. 7.6 タイミング要件
    7. 7.7 スイッチング特性
    8. 7.8 タイミング波形
    9. 7.9 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 9.1 概要
    2. 9.2 機能ブロック図
    3. 9.3 機能説明
      1. 9.3.1 サーマル・シャットダウン
      2. 9.3.2 シリアル・イン・インターフェイス
      3. 9.3.3 レジスタのクリア
      4. 9.3.4 出力チャネル
      5. 9.3.5 レジスタ・クロック
      6. 9.3.6 SER OUTによるカスケード接続
      7. 9.3.7 出力制御
    4. 9.4 デバイスの機能モード
      1. 9.4.1 VCC < 3Vでの動作
      2. 9.4.2 5.5V ≤ VCC ≤ 8Vでの動作
  10. 10アプリケーションと実装
    1. 10.1 アプリケーション情報
    2. 10.2 代表的なアプリケーション
      1. 10.2.1 設計要件
      2. 10.2.2 詳細な設計手順
      3. 10.2.3 アプリケーション曲線
  11. 11電源に関する推奨事項
  12. 12レイアウト
    1. 12.1 レイアウトのガイドライン
    2. 12.2 レイアウト例
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 コミュニティ・リソース
    2. 13.2 商標
    3. 13.3 静電気放電に関する注意事項
    4. 13.4 用語集
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 車載アプリケーション用に認定済み
  • 下記内容でAEC-Q100認定済み
    • デバイス温度グレード 1: 動作時周囲温度–40℃~125℃ 範囲
    • デバイスHBM ESD分類レベルH2
    • デバイスCDM ESD分類レベルC3B
  • 3V~5.5Vの広いVcc範囲
  • 出力最大定格40V
  • VCC = 5Vで50mAの継続電流を出力する、8個のパワーDMOSトランジスタ
  • サーマル・シャットダウン保護機能
  • 拡張カスケードにより複数のステージが可能
  • 単一の入力ですべてのレジスタをクリア
  • 低消費電力
  • 低速なスイッチング時間(trおよびtf)により、EMIを大幅に低減
  • 16ピンのTSSOP-PWパッケージ
  • 16ピンのSOIC-Dパッケージ

アプリケーション

  • メーター・クラスター
  • インジケーター・ランプ
  • LED照明および制御

代表的なアプリケーションの回路図

TLC6C598-Q1 Typ_App_Schem_SLIS142.gif

概要

TLC6C598-Q1は、モノリシックで中程度の電圧、低電流出力の8ビット・シフト・レジスタで、LEDなど、比較的中程度の負荷電力を必要とするシステムで使用するよう設計されています。

このデバイスには、8ビットのシリアル・イン、パラレル・アウトのシフト・レジスタが内蔵されており、8ビットのDタイプ・ストレージ・レジスタへデータを供給します。データはシフト・レジスタとストレージ・レジスタを経由して、それぞれシフト・レジスタ・クロック(SRCK)とレジスタ・クロック(RCK)の立ち上がりエッジで転送されます。ストレージ・レジスタは、シフト・レジスタ・クリア(CLR)がHIGHのとき、出力バッファへデータを転送します。CLRがLOWになると、デバイス内のすべてのレジスタがクリアされます。出力イネーブル(G)をHIGHに保持すると、出力バッファのすべてのデータがLOWに保持され、すべてのドレイン出力がオフになります。GをLOWに保持すると、ストレージ・レジスタのデータが出力バッファへ透過的になります。出力バッファのデータがLOWのとき、DMOSトランジスタの出力がオフになります。データがHIGHのとき、DMOSトランジスタ出力はシンク電流能力を持つようになります。シリアル出力(SER OUT)は、SRCKの立ち下がりエッジでデバイスからクロック出力され、カスケード接続されたアプリケーション用に追加のホールド時間を与えます。これによって、クロック信号のスキューの可能性がある、デバイスが互いに接近して配置されていない、またはシステムに電磁気干渉への耐性が必要なアプリケーションのパフォーマンスが向上します。デバイスには、サーマル・シャットダウン保護機能が組み込まれています。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
TLC6C598-Q1 SOIC (16) 9.90mm×3.91mm
TSSOP (16) 5.00mm×4.40mm
  1. 提供されているすべてのパッケージについては、巻末の注文情報を参照してください。

改訂履歴

Changes from B Revision (March 2013) to C Revision

  • Added 「ピン構成および機能」セクション、「ESD定格」の表、「機能概要」セクション、「デバイスの機能モード」セクション、「アプリケーションと実装」セクション、「電源に関する推奨事項」セクション、「レイアウト」セクション、「デバイスおよびドキュメントのサポート」セクション、「メカニカル、パッケージ、および注文情報」セクションGo