JAJSOQ8 December   2022 TPS536C5

PRODUCTION DATA  

  1. 1特長
  2. 2アプリケーション
  3. 3概要
  4. 4Revision History
  5. 5Device and Documentation Support
    1. 5.1 Documentation Support
      1. 5.1.1 Related Documentation
    2. 5.2 Receiving Notification of Documentation Updates
    3. 5.3 サポート・リソース
    4. 5.4 Trademarks
    5. 5.5 Electrostatic Discharge Caution
    6. 5.6 Glossary
  6. 6Mechanical, Packaging, and Orderable Information
    1. 6.1 Tape and Reel Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 入力電圧範囲:4.5V~17V
  • 出力電圧範囲:0.25 V~5.5V
  • N + M ≤ 12 相、M ≤ 6 相をサポートするデュアル出力
  • ネイティブのトランスインダクタ電圧レギュレータ (TLVR) トポロジをサポート
  • AMD® SVI3 に準拠
  • D-CAP+™ 制御の強化により、優れた過渡性能と優れた動的電流共有を実現
  • ループ補償をプログラム可能
  • フレキシブルな相ファイアリング・シーケンス
  • 個別の相電流較正およびレポート
  • 設定可能な電流スレッショルドによる動的な位相シェディングで軽負荷時および重負荷時の効率を最適化
  • 高速な位相加算によるアンダーシュート低減 (USR)
  • ドライバ不要の構成で効率的な高周波数のスイッチング
  • TI NexFET™ 電力段との完全な互換性による高密度ソリューション
  • 正確な可変電圧ポジショニング
  • 特許取得済みの AutoBalance™ 位相バランス機能
  • 相ごとに選択可能な電流制限
  • 電圧、電流、電力、温度、フォルト状態の遠隔測定に対応する PMBus™ システム・インターフェイス
  • 6.00 × 6.00 mm48 ピン、0.4 mm ピッチ、QFN パッケージ