JAJS503C June   2008  – July 2018 ADS7950 , ADS7951 , ADS7952 , ADS7953 , ADS7954 , ADS7955 , ADS7956 , ADS7957 , ADS7958 , ADS7959 , ADS7960 , ADS7961

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
    1.     詳細ブロック図
  3. 概要
  4. 改訂履歴
  5. デバイス比較表
  6. Pin Configuration and Functions
    1.     Pin Functions: TSSOP Packages
    2.     Pin Functions: VQFN Packages
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information: TSSOP
    5. 7.5  Thermal Information: VQFN
    6. 7.6  Electrical Characteristics: ADS7950, ADS7951, ADS7952, ADS7953
    7. 7.7  Electrical Characteristics, ADS7954, ADS7955, ADS7956, ADS7957
    8. 7.8  Electrical Characteristics, ADS7958, ADS7959, ADS7960, ADS7961
    9. 7.9  Timing Requirements
    10. 7.10 Typical Characteristics (All ADS79xx Family Devices)
    11. 7.11 Typical Characteristics (12-Bit Devices Only)
    12. 7.12 Typical Characteristics (12-Bit Devices Only)
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Reference
      2. 8.3.2 Power Saving
    4. 8.4 Device Functional Modes
      1. 8.4.1 Channel Sequencing Modes
      2. 8.4.2 Device Programming and Mode Control
        1. 8.4.2.1 Mode Control Register
        2. 8.4.2.2 Program Registers
      3. 8.4.3 Device Power-Up Sequence
      4. 8.4.4 Operating in Manual Mode
      5. 8.4.5 Operating in Auto-1 Mode
      6. 8.4.6 Operating in Auto-2 Mode
      7. 8.4.7 Continued Operation in a Selected Mode
    5. 8.5 Programming
      1. 8.5.1 Digital Output
      2. 8.5.2 GPIO Registers
      3. 8.5.3 Alarm Thresholds for GPIO Pins
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Analog Input
    2. 9.2 Typical Applications
      1. 9.2.1 Unbuffered Multiplexer Output (MXO)
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 Application Curves
      2. 9.2.2 OPA192 Buffered Multiplexer Output (MXO)
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
        3. 9.2.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Examples
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 ドキュメントのサポート
      1. 12.1.1 関連資料
    2. 12.2 関連リンク
    3. 12.3 ドキュメントの更新通知を受け取る方法
    4. 12.4 コミュニティ・リソース
    5. 12.5 商標
    6. 12.6 静電気放電に関する注意事項
    7. 12.7 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • RGE|24
  • DBT|30
サーマルパッド・メカニカル・データ
発注情報

概要

ADS79xxは、12/10/8ビットのピン互換マルチチャネル・アナログ/デジタル・コンバータ・ファミリです。デバイス比較表に、この製品ファミリに属する12のデバイスをすべて示しています。

このファミリのデバイスは、サンプル・アンド・ホールド機能を内蔵した、電荷再分配方式の逐次比較型(SAR) A/Dコンバータです。

2.7V~5.25Vという広いアナログ電源電圧範囲に対応し、消費電力が極めて低いことから、バッテリ駆動機器や絶縁型電源といった用途に最適です。

1.7V~5.25Vの広いI/O電源電圧範囲により、最もよく使用されるデジタル・ホストとのグルーレス・インターフェイスを容易に実現できます。シリアル・インターフェイスはCSおよびSCLKによって制御され、マイクロプロセッサやDSPと容易に接続できます。

入力信号はCSの立ち下がりエッジでサンプリングされます。変換、シリアル・データ出力、シリアル・データ入力の読み取りには、SCLKを使用します。事前に選択したチャネルの自動切り替えを実行したり、新しい変換サイクルのチャネルを手動で選択することも可能です。

ソフトウェアで2つの入力レンジ(0V~VREFおよび0V~2×VREF)を選択でき、GPIO (TSSOPパッケージは4本、VQFNパッケージは1本)を個別に設定できるほか、チャネルごとに2つのアラーム・スレッショルドを設定可能です。このような特長から、ほとんどのデータ収集機器に適合します。

また、優れたパワーダウン機能を備えており、低速変換動作時の消費電力の削減に極めて有効です。

このファミリの16/12チャネル版は38ピンTSSOPおよび32ピンVQFNパッケージで供給され、4/8チャネル版は30ピンTSSOPおよび24ピンVQFNパッケージで供給されます。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
ADS79xx TSSOP (30) 7.80mm×4.40mm
VQFN (24) 4.00mm×4.00mm
TSSOP (38) 9.70mm×4.40mm
VQFN (32) 5.00mm×5.00mm
  1. 利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。