JAJSGJ3D November   2018  – February 2020 DAC60501 , DAC70501 , DAC80501

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      機能ブロック図
      2.      DACx0501 でのオフセットのトリミング
  4. 改訂履歴
  5. 概要(続き)
  6. Device Comparison Table
  7. Pin Configuration and Functions
    1.     Pin Functions
  8. Specifications
    1. 8.1  Absolute Maximum Ratings
    2. 8.2  ESD Ratings
    3. 8.3  Recommended Operating Conditions
    4. 8.4  Thermal Information
    5. 8.5  Electrical Characteristics
    6. 8.6  Timing Requirements : SPI Mode
    7. 8.7  Timing Requirements : I2C Standard Mode
    8. 8.8  Timing Requirements : I2C Fast Mode
    9. 8.9  Timing Requirements : I2C Fast-Mode Plus
    10. 8.10 Typical Characteristics
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 DAC Architecture
        1. 9.3.1.1 DAC Transfer Function
        2. 9.3.1.2 DAC Register Structure
        3. 9.3.1.3 Output Amplifier
      2. 9.3.2 Internal Reference
        1. 9.3.2.1 Solder Heat Reflow
      3. 9.3.3 Power-On-Reset (POR)
      4. 9.3.4 Software Reset
    4. 9.4 Device Functional Modes
      1. 9.4.1 Power-Down Mode
    5. 9.5 Programming
      1. 9.5.1 Serial Interface
        1. 9.5.1.1 SPI Mode
          1. 9.5.1.1.1 SYNC Interrupt
        2. 9.5.1.2 I2C Mode
          1. 9.5.1.2.1 F/S Mode Protocol
          2. 9.5.1.2.2 DACx0501 I2C Update Sequence
            1. 9.5.1.2.2.1 DACx0501 Address Byte
            2. 9.5.1.2.2.2 DACx0501 Command Byte
            3. 9.5.1.2.2.3 DACx0501 Data Byte (MSDB and LSDB)
          3. 9.5.1.2.3 DACx0501 I2C Read Sequence
    6. 9.6 Register Map
      1. 9.6.1 NOOP Register (offset = 0h) [reset = 0000h]
        1. Table 8. NOOP Register Field Descriptions
      2. 9.6.2 DEVID Register (offset = 1h)
        1. Table 9. DEVID Register Field Descriptions
      3. 9.6.3 SYNC Register (offset = 2h) [reset = 0000h]
        1. Table 10. SYNC Register Field Descriptions
      4. 9.6.4 CONFIG Register (offset = 3h) [reset = 0000h]
        1. Table 11. CONFIG Register Field Descriptions
      5. 9.6.5 GAIN Register (offset = 4h) [reset = 0001h]
        1. Table 12. GAIN Register Field Descriptions
      6. 9.6.6 TRIGGER Register (offset = 5h) [reset = 0000h]
        1. Table 13. TRIGGER Register Field Descriptions
      7. 9.6.7 STATUS Register (offset = 7h) [reset = 0000h]
        1. Table 14. STATUS Register Field Descriptions
      8. 9.6.8 DAC Register (offset = 8h) [reset = 0000h for DACx0501Z or reset = 8000h for DACx0501M]
        1. Table 15. DAC Register Field Descriptions
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Charge Injection
        2. 10.2.2.2 Voltage Droop
        3. 10.2.2.3 Output Offset Error
        4. 10.2.2.4 Switch Selection
        5. 10.2.2.5 Amplifier Selection
        6. 10.2.2.6 Hold Capacitor Selection
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 ドキュメントのサポート
      1. 13.1.1 関連資料
    2. 13.2 関連リンク
    3. 13.3 ドキュメントの更新通知を受け取る方法
    4. 13.4 サポート・リソース
    5. 13.5 商標
    6. 13.6 静電気放電に関する注意事項
    7. 13.7 Glossary
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 16 ビット性能:1LSB INL および DNL (最大値)
  • 小さなグリッチ・エネルギー:4nV–s
  • 広い電源電圧範囲:2.7V~5.5V
  • バッファ付き出力範囲:5V、2.5V、1.25V
  • 超低消費電力:5.5V で 1mA
  • 5ppm/℃ (最大値)、2.5V の高精度基準電圧を内蔵
  • シリアル・インターフェイスをピンで選択可能
    • 3 線式、SPI 互換 (最高 50MHz)
    • 2 線式、I2C 互換
  • パワー・オン・リセット:ゼロ・スケールまたは中間スケール
  • VDD = 5.5V で 1.62V VIH
  • 温度範囲:-40℃~+125℃
  • パッケージ:小型の8ピンWSONおよび10ピンVSSOP