JAJS331P July   2006  – August 2018 ISO7220A , ISO7220B , ISO7220C , ISO7220M , ISO7221A , ISO7221B , ISO7221C , ISO7221M

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     概略回路図
  4. 改訂履歴
  5. 说明(续)
  6. Pin Configuration and Functions
    1.     Pin Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Power Ratings
    6. 7.6  Insulation Specifications
    7. 7.7  Safety-Related Certifications
    8. 7.8  Safety Limiting Values
    9. 7.9  Electrical Characteristics—5-V VCC1 and V CC2 Supplies
    10. 7.10 Electrical Characteristics—5-V VCC1 and 3.3-V VCC2 Supply
    11. 7.11 Electrical Characteristics—3.3-V VCC1 and 5-V VCC2 Supply
    12. 7.12 Electrical Characteristics—3.3-V VCC1 and VCC2 Supplies
    13. 7.13 Electrical Characteristics—2.8-V VCC1 and VCC2 Supplies
    14. 7.14 Switching Characteristics—5-V VCC1 and VCC2 Supplies
    15. 7.15 Switching Characteristics—5-V VCC1 and 3.3-V VCC2 Supply
    16. 7.16 Switching Characteristics—3.3-V CC1 and 5-V VCC2 Supplies
    17. 7.17 Switching Characteristics—3.3-V VCC1 and VCC2 Supplies
    18. 7.18 Switching Characteristics—2.8-V VCC1 and VCC2 Supplies
    19. 7.19 Insulation Characteristics Curves
    20. 7.20 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
    4. 9.4 Device Functional Modes
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curve
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
      1. 12.1.1 PCB Material
    2. 12.2 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 デバイス・サポート
      1. 13.1.1 開発サポート
    2. 13.2 ドキュメントのサポート
      1. 13.2.1 関連資料
    3. 13.3 関連リンク
    4. 13.4 ドキュメントの更新通知を受け取る方法
    5. 13.5 コミュニティ・リソース
    6. 13.6 商標
    7. 13.7 静電気放電に関する注意事項
    8. 13.8 Glossary
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

ISO7220xおよびISO7221xファミリのデバイスは、デュアル・チャネルのデジタル・アイソレータです。PCBレイアウトを行いやすくするため、チャネルはISO7220xでは同じ方向、ISO7221xでは反対方向に配置されています。これらのデバイスにはロジック入力および出力バッファがあり、TIの二酸化シリコン(SiO2)絶縁バリアによって分離され、VDE準拠で最高4000VPKのガルバニック絶縁を実現します。これらのデバイスを絶縁型電源と組み合わせて使用すると、高電圧がブロックされ、グランドが絶縁されます。また、データ・バスや他の回路で発生したノイズ電流がローカル・グランドに入り込み、ノイズに敏感な回路に干渉または損傷を与えることを防止できます。

バイナリ入力信号がコンディショニングされ、バランスされた信号に変換されてから、容量性絶縁バリアによって差動化されます。絶縁バリアを通過して、差動コンパレータがロジック変換情報を受け取り、それに応じてフリップフロップおよび出力回路を設定またはリセットします。バリアを通して周期的に更新パルスが送信され、出力が正しいDCレベルであることを保証します。このDC更新パルスが4μsごとに受信されない場合、入力に電力が供給されていない、またはアクティブに駆動されていないと見なされ、フェイルセーフ回路により出力が論理HIGH状態に駆動されます。

製品情報(1)

型番 パッケージ 本体サイズ(公称)
ISO7220x SOIC (8) 4.90mm×3.91mm
ISO7221x
  1. 提供されているすべてのパッケージについては、巻末の注文情報を参照してください。

概略回路図

ISO7220A ISO7220B ISO7220C ISO7220M ISO7221A ISO7221B ISO7221C ISO7221M Simplified_Schematic_sllsek8.gif
VCCIおよびGNDIは、それぞれ入力チャネルの電源およびグランド接続です。
VCCOおよびGNDOは、それぞれ出力チャネルの電源およびグランド接続です。