JAJSFY7G February   2012  – August 2018 LMK00304

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
    1.     Device Images
      1.      機能ブロック図
      2.      LVPECL出力スイング(VOD)と周波数との関係
  4. 改訂履歴
  5. Pin Configuration and Functions
    1.     Pin Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Parameter Measurement Information
    1. 7.1 Differential Voltage Measurement Terminology
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 VCC and VCCO Power Supplies
      2. 8.3.2 Clock Inputs
      3. 8.3.3 Clock Outputs
        1. 8.3.3.1 Reference Output
  9. Application and Implementation
    1. 9.1 Driving the Clock Inputs
    2. 9.2 Crystal Interface
    3. 9.3 Termination and Use of Clock Drivers
      1. 9.3.1 Termination for DC-Coupled Differential Operation
      2. 9.3.2 Termination for AC-Coupled Differential Operation
      3. 9.3.3 Termination for Single-Ended Operation
  10. 10Power Supply Recommendations
    1. 10.1 Power Supply Sequencing
    2. 10.2 Current Consumption and Power Dissipation Calculations
      1. 10.2.1 Power Dissipation Example: Worst-Case Dissipation
    3. 10.3 Power Supply Bypassing
      1. 10.3.1 Power Supply Ripple Rejection
    4. 10.4 Thermal Management
      1. 10.4.1 Support for PCB Temperature up to 105°C
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 ドキュメントのサポート
      1. 11.1.1 関連資料
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 コミュニティ・リソース
    4. 11.4 商標
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 3:1入力マルチプレクサ
    • 2つの汎用入力は最高3.1GHzで動作し、LVPECL、LVDS、CML、SSTL、HSTL、HCSL、シングルエンド・クロックに対応
    • 1つの水晶振動子入力で、10MHz~40MHzの水晶振動子またはシングルエンド・クロックに対応
  • 2バンクで、それぞれに2つの差動出力
    • LVPECL、LVDS、HCSL、Hi-Z (選択可能)
    • LMK03806のクロック・ソースが156.25MHzのときのLVPECL付加ジッタ
      • 20fs RMS(10kHz~1MHz)
      • 51fs RMS(12kHz~20MHz)
  • 高PSRR: 156.25MHz時に-65/-76dBc (LVPECL/LVDS)
  • 同期イネーブル入力付きのLVCMOS出力
  • 構成をピンで制御可能
  • VCCコア電源: 3.3V ±5%
  • 3つの独立したVCCO出力電源: 3.3V/2.5V ±5%
  • 工業用温度範囲: -40℃~+85℃
  • 32リードのWQFN (5mm×5mm)