JAJSH22B March   2019  – December 2019 MSP430FR2475 , MSP430FR2476

PRODUCTION DATA.  

  1. 1デバイスの概要
    1. 1.1 特長
    2. 1.2 アプリケーション
    3. 1.3 概要
    4. 1.4 機能ブロック図
  2. 2改訂履歴
  3. 3Device Comparison
    1. 3.1 Related Products
  4. 4Terminal Configuration and Functions
    1. 4.1 Pin Diagrams
    2. 4.2 Pin Attributes
    3. 4.3 Signal Descriptions
    4. 4.4 Pin Multiplexing
    5. 4.5 Buffer Types
    6. 4.6 Connection of Unused Pins
  5. 5Specifications
    1. 5.1       Absolute Maximum Ratings
    2. 5.2       ESD Ratings
    3. 5.3       Recommended Operating Conditions
    4. 5.4       Active Mode Supply Current Into VCC Excluding External Current
    5. 5.5       Active Mode Supply Current Per MHz
    6. 5.6       Low-Power Mode LPM0 Supply Currents Into VCC Excluding External Current
    7. 5.7       Low-Power Mode (LPM3, LPM4) Supply Currents (Into VCC) Excluding External Current
    8. 5.8       Low-Power Mode LPMx.5 Supply Currents (Into VCC) Excluding External Current
    9. 5.9       Typical Characteristics – Low-Power Mode Supply Currents
    10. Table 5-1 Typical Characteristics – Current Consumption Per Module
    11. 5.10      Thermal Resistance Characteristics
    12. 5.11      Timing and Switching Characteristics
      1. 5.11.1  Power Supply Sequencing
        1. Table 5-2 PMM, SVS and BOR
      2. 5.11.2  Reset Timing
        1. Table 5-3 Wake-up Times From Low-Power Modes and Reset
      3. 5.11.3  Clock Specifications
        1. Table 5-4 XT1 Crystal Oscillator (Low Frequency)
        2. Table 5-5 DCO FLL, Frequency
        3. Table 5-6 DCO Frequency
        4. Table 5-7 REFO
        5. Table 5-8 Internal Very-Low-Power Low-Frequency Oscillator (VLO)
        6. Table 5-9 Module Oscillator (MODOSC)
      4. 5.11.4  Digital I/Os
        1. Table 5-10 Digital Inputs
        2. Table 5-11 Digital Outputs
        3. 5.11.4.1   Typical Characteristics – Outputs at 3 V and 2 V
      5. 5.11.5  Internal Shared Reference
        1. Table 5-12 Internal Shared Reference
      6. 5.11.6  Timer_A and Timer_B
        1. Table 5-13 Timer_A
        2. Table 5-14 Timer_B
      7. 5.11.7  eUSCI
        1. Table 5-15 eUSCI (UART Mode) Clock Frequency
        2. Table 5-16 eUSCI (UART Mode)
        3. Table 5-17 eUSCI (SPI Master Mode) Clock Frequency
        4. Table 5-18 eUSCI (SPI Master Mode)
        5. Table 5-19 eUSCI (SPI Slave Mode)
        6. Table 5-20 eUSCI (I2C Mode)
      8. 5.11.8  ADC
        1. Table 5-21 ADC, Power Supply and Input Range Conditions
        2. Table 5-22 ADC, Timing Parameters
        3. Table 5-23 ADC, Linearity Parameters
      9. 5.11.9  Enhanced Comparator (eCOMP)
        1. Table 5-24 eCOMP0
      10. 5.11.10 FRAM
        1. Table 5-25 FRAM
      11. 5.11.11 Debug and Emulation
        1. Table 5-26 JTAG, 4-Wire and Spy-Bi-Wire Interface
  6. 6Detailed Description
    1. 6.1  Overview
    2. 6.2  CPU
    3. 6.3  Operating Modes
    4. 6.4  Interrupt Vector Addresses
    5. 6.5  Bootloader (BSL)
    6. 6.6  JTAG Standard Interface
    7. 6.7  Spy-Bi-Wire Interface (SBW)
    8. 6.8  FRAM
    9. 6.9  Memory Protection
    10. 6.10 Peripherals
      1. 6.10.1  Power-Management Module (PMM)
      2. 6.10.2  Clock System (CS) and Clock Distribution
      3. 6.10.3  General-Purpose Input/Output Port (I/O)
      4. 6.10.4  Watchdog Timer (WDT)
      5. 6.10.5  System (SYS) Module
      6. 6.10.6  Cyclic Redundancy Check (CRC)
      7. 6.10.7  Enhanced Universal Serial Communication Interface (eUSCI_A0, eUSCI_B0)
      8. 6.10.8  Timers (TA0, TA1, TA2, TA3 and TB0)
      9. 6.10.9  Hardware Multiplier (MPY)
      10. 6.10.10 Backup Memory (BAKMEM)
      11. 6.10.11 Real-Time Clock (RTC)
      12. 6.10.12 12-Bit Analog-to-Digital Converter (ADC)
      13. 6.10.13 eCOMP0
      14. 6.10.14 Embedded Emulation Module (EEM)
    11. 6.11 Input/Output Diagrams
      1. 6.11.1 Port P1 (P1.0 to P1.7) Input/Output With Schmitt Trigger
      2. 6.11.2 Port P2 (P2.0 to P2.7) Input/Output With Schmitt Trigger
      3. 6.11.3 Port P3 (P3.0 to P3.7) Input/Output With Schmitt Trigger
      4. 6.11.4 Port P4 (P4.0 to P4.7) Input/Output With Schmitt Trigger
      5. 6.11.5 Port P5 (P5.0 to P5.7) Input/Output With Schmitt Trigger
      6. 6.11.6 Port P6 (P6.0 to P6.2) Input/Output With Schmitt Trigger
    12. 6.12 Device Descriptors
    13. 6.13 Memory
      1. 6.13.1 Memory Organization
      2. 6.13.2 Peripheral File Map
    14. 6.14 Identification
      1. 6.14.1 Revision Identification
      2. 6.14.2 Device Identification
      3. 6.14.3 JTAG Identification
  7. 7Applications, Implementation, and Layout
    1. 7.1 Device Connection and Layout Fundamentals
      1. 7.1.1 Power Supply Decoupling and Bulk Capacitors
      2. 7.1.2 External Oscillator
      3. 7.1.3 JTAG
      4. 7.1.4 Reset
      5. 7.1.5 Unused Pins
      6. 7.1.6 General Layout Recommendations
      7. 7.1.7 Do's and Don'ts
    2. 7.2 Peripheral- and Interface-Specific Design Information
      1. 7.2.1 ADC Peripheral
        1. 7.2.1.1 Partial Schematic
        2. 7.2.1.2 Design Requirements
        3. 7.2.1.3 Layout Guidelines
  8. 8デバイスおよびドキュメントのサポート
    1. 8.1  使い始めと次の手順
    2. 8.2  デバイスの項目表記
    3. 8.3  ツールとソフトウェア
    4. 8.4  ドキュメントのサポート
    5. 8.5  関連リンク
    6. 8.6  Community Resources
    7. 8.7  商標
    8. 8.8  静電気放電に関する注意事項
    9. 8.9  Export Control Notice
    10. 8.10 Glossary
  9. 9メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 組み込みマイクロコントローラ
    • 16 ビットの RISC アーキテクチャ
    • 最高 16MHz のクロック周波数をサポート
    • 3.6V~1.8V の広い電源電圧範囲 (最小電源電圧は SVS レベルにより制限されます。「SVS 仕様」を参照)
  • 最適化された超低消費電力モード
    • アクティブ・モード:135µA/MHz (標準値)
    • スタンバイ:LPM3.5、32768Hz の水晶振動子によるリアルタイム・クロック (RTC) カウンタ:660nA (標準値)
    • シャットダウン (LPM4.5):SVS なしで 37nA
  • 低消費電力の強誘電体 RAM (FRAM)
    • 最大 64KB の不揮発性メモリ
    • エラー訂正コード (ECC) 搭載
    • 書き込み保護を設定可能
    • プログラム、定数、ストレージの統合メモリ
    • 書き込みサイクルの耐久性:1015
    • 放射線耐性、非磁性
  • インテリジェントなデジタル・ペリフェラル
    • 3 つのキャプチャ/比較レジスタを搭載した 16 ビット・タイマ (Timer_A3) × 4
    • 7 つのキャプチャ/比較レジスタを搭載した 16 ビット・タイマ (Timer_B7) × 1
    • 16 ビット・カウンタ専用 RTC × 1
    • 16 ビットの巡回冗長性検査 (CRC)
  • ピンのリマップ機能をサポートした拡張シリアル通信
    • 2 つの eUSCI_A が UART、IrDA、SPI をサポート
    • 2 つの eUSCI_B が SPI および I2C をサポート
  • 高性能アナログ
    • 最大 12 のチャネルを持つ 12 ビット・アナログ/デジタル・コンバータ (ADC) × 1
      • 内部共有基準電圧 (1.5、2.0、2.5V)
      • サンプル・アンド・ホールド 200ksps
    • 拡張コンパレータ (eCOMP) × 1
      • 基準電圧として 6 ビット DAC を搭載
      • ヒステリシスをプログラム可能
      • 高消費電力モードと低消費電力モードを構成可能
  • クロック・システム (CS)
    • オンチップの 32kHz RC 発振器 (REFO)、1µA をサポート
    • オンチップの 16MHz デジタル制御発振器 (DCO)、周波数ロック・ループ (FLL) 付き
      • オンチップの基準電圧は室温で ±1% 精度
    • オンチップの超低周波数 10kHz 発振器 (VLO)
    • オンチップの高周波数変調発振器 (MODOSC)
    • 外付けの 32kHz 水晶発振器 (LFXT)
    • 1~128 の MCLK プリスケーラをプログラム可能
    • 1、2、4、8 のプログラマブル・プリスケーラを使って MCLK から SMCLK を生成
  • 汎用入出力およびピン機能
    • LQFP-48 パッケージで 43 の I/O を搭載
    • すべての GPIO の 43 の割り込みピンで MCU を低消費電力モードからウェイクアップ可能
  • 開発ツールとソフトウェア
  • ファミリ・メンバー (「デバイスの比較」も参照)
    • MSP430FR2476:64KB のプログラム FRAM、512B の情報 FRAM、8KB の RAM
    • MSP430FR2475:32KB のプログラム FRAM、512B の情報 FRAM、4KB の RAM
  • パッケージ・オプション
    • 48 ピン: LQFP (PT)
    • 40 ピン: VQFN (RHA)
    • 32 ピン: VQFN (RHB)